新聞中心

        EEPW首頁 > 模擬技術 > 業界動態 > Mentor工具被納入臺積電真正3D堆疊集成的3D-IC參考流程

        Mentor工具被納入臺積電真正3D堆疊集成的3D-IC參考流程

        —— 將對基于中介層和基于TSV的物理設計、驗證、提取、熱學分析及測試的支持擴展到完全3D
        作者: 時間:2013-09-26 來源:電子產品世界 收藏

           Graphics 公司(納斯達克代碼:MENT)日前宣布其解決方案已由臺積電使用真正3D堆疊測試方法進行了驗證,可用于臺積電參考流程。該流程將對硅中介層產品的支持擴展到也支持基于TSV的、堆疊的die設計。具體的®貢獻包括:金屬布線和凹凸實施功能、多芯片物理驗證與連通性檢查、芯片界面與TSV寄生參數提取、熱學模擬和全面的封裝前及封裝后測試。

        本文引用地址:http://www.104case.com/article/170353.htm

           Graphics®的臺積電流程對Mentor整個IC產品系列進行了多項改善。Olympus-SoC™布局與布線系統是基于硅中介層和基于TSV設計的物理設計座艙,并支持跨die凸凹映射和檢查;TSV、微凸凹與背面金屬布線;銅柱凸凹實施。

          Pyxis® IC Station定制版圖產品提供支持TSV設計流程的驅動原理圖。它還支持直角及45度再分布層(RDL)布線。對臺積電3D-IC流程的特殊改善還包括對凸凹文件導入過程的改進。

          無論設計師工作于定制還是數字設計座艙,Calibre® nmDRC™和Calibre nmLVS™產品均可提供die間設計規則和版圖對照原理圖檢查,包括IO對齊精確性驗證和使用DEF或GDS輸入進行雙面凸凹連接性檢查。Calibre xRC™和Calibre xACT™產品針對背面布線及以DEF或GDS格式定義的單面或雙面凸凹提取寄生參數。它們還進行TSV到TSV的耦合提取,從而推動靜態時序分析和SPICE模擬,并生成用于多die寄生模型的TSV等效子電路。

          在測試區域,Mentor Tessent® MemoryBIST產品支持對堆疊的Wide IO DRAM die進行測試,而Tessent TestKompress®提供從die到堆棧級壓縮和未壓縮測試圖案的圖案轉換。Tessent IJTAG還支持對按IEEE 1149.1包裝的die及1500式測試外殼進行的3D互連測試。

          為應對3D-IC設計固有的發熱問題,Mentor FloTHERM®產品提供die和3D組件的靜態及瞬時熱學模型,并可結合Calibre RVE™與Calibre DESIGNrev™產品,提供die和封裝級溫度顯示。

          “與Mentor在3D-IC上的深度協作,為我們共同的客戶帶來了一個全面的解決方案,”臺積電公司設計基礎架構營銷事業部高級主管Suk Lee說。“拓展Mentor產品使其包含真正3D堆疊,使我們的客戶能更靈活地選擇不同的尺度,并使他們在變更方法時更順暢。”

          “它全面支持從物理設計到熱學分析、驗證、提取及測試的完整3D-IC流程,而無需對現有開發過程進行重大中斷,為客戶使用3D-IC技術鋪平了道路,”Mentor Graphics公司副總裁兼Design-to-Silicon總經理Joseph Sawicki說。“設計師在尺度方面可以繼續關注于性能和成本目標,而無需承擔不熟悉的方法和工具的風險。”



        關鍵詞: Mentor 3D-IC

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 昭觉县| 东港市| 霍山县| 清新县| 巴青县| 九台市| 营山县| 景洪市| 英吉沙县| 阿拉善右旗| 杭锦后旗| 玉环县| 苍山县| 红原县| 犍为县| 广南县| 浦北县| 黄石市| 怀远县| 北票市| 庄浪县| 广南县| 县级市| 上林县| 七台河市| 西吉县| 安义县| 固阳县| 文昌市| 成安县| 陆河县| 彰化市| 开封县| 石渠县| 马公市| 凉城县| 靖宇县| 临海市| 长泰县| 休宁县| 瓦房店市|