-
1 引 言 現場可編程門陣列FPGA有集成度高、體積小、靈活可重配置、實驗風險小等優點,在復雜數字系統中得到了越來越廣泛的應用。 隨著FPGA技術的成熟和不斷飛速發展,數字電路的設計只需一片FPGA器件、一些存儲設備和一些
- 關鍵字:
FPGA 選型 模擬技術 電源技術 模擬IC 電源
- ?????市面上尤其是學校里面可以看到Xilinx公司或者Altera公司各種不同的開發板,其實只有兩個大類,CPLD開發板和FPGA開發板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結構上的差異,具有各自的特點:? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發器豐富的結
- 關鍵字:
CPLD FPGA 開發板 嵌入式系統 單片機 嵌入式
- asic、fpga和dsp可能需要多個電源電壓,而這些電源電壓的啟動順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動,然后其他電壓按照從高到低的順序逐一啟動,最后啟動的是芯核電壓。這種情況可能還要求一個電源線的電壓不能比另一電源線的電壓大一個二極管壓降以上;否則過大的電流可從i/o電壓通過ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線之間連接外部二極管,以便把一個較高的電壓嵌位到一個較低電壓的一個二極管壓降以內,從而防止ic中可能出現的閂鎖現象。二
- 關鍵字:
asic fpga dsp 電源
- 1 概述
在基于FPGA的SOC設計中,常使用串口作為通信接口,但直接用FPGA進行串口通信數據的處理是比較繁雜的,特別是直接使用FPGA進行串口通信的協議的解釋和數據打包等處理,將會消耗大量的FPGA硬件資源。
為簡化設計,降低硬件資源開銷,可以在FPGA中利用IP核實現的嵌入式微處理器來對串口數據進行處理。
本文中的設計采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類繁多,但基于對硬件資源開銷最少的考慮,最終選用了Picoblaze。
嵌入式微處理器PicoB
- 關鍵字:
FPGA SOC 串口 MCU和嵌入式微處理器
- 自2007年6月正式開始的覆蓋全國高校的“中國電子學會Xilinx開放源碼硬件創新大賽”初賽經過大賽組委會的認真篩選,來自34所高校的53支隊伍從170多支參賽隊伍中脫穎而出,入圍復賽階段。入圍隊伍中,大連理工,清華,電子科大, 西安電子科大等表現突出, 僅大連理工就有6支隊伍進入復賽。
開賽以來,包括清華、北大、中國電子科技大學、西安電子科技大學、中國科技大學等在內的近50所高校學生踴躍報名, 共有170多只隊伍的1000多位在校研究生和博士生在導師的帶領下組隊參加了此次大賽。預賽近150個項
- 關鍵字:
Xilinx SRC BIT 消費電子
- 采樣數據經過FPGA的算法處理后,SEP3203處理器通過DMA方式將運算結果存儲到片外SDRAM,SEP3203與FPGA的數據通信遵循SRAM時序。通過兩組FIFO存儲A/D數據,系統實現了信號的不間斷采集和信號處理的流水線操作。
- 關鍵字:
3203 FPGA SEP 處理器
-
2008年1月8日,北京訊:自2007年6月正式開始的覆蓋全國高校的“中國電子學會Xilinx開放源碼硬件創新大賽”初賽經過大賽組委會的認真篩選,來自34所高校的53支隊伍從170多支參賽隊伍中脫穎而出,入圍復賽階段。入圍隊伍中,大連理工,清華,電子科大, 西安電子科大等表現突出, 僅大連理工就有6支隊伍進入復賽。 開賽以來,包括清華、北大、中國電子科技大學、西安電子科技大學、中國科技大學等在內的近50所高校學生踴躍報名, 共有170多只隊伍的1000多位在校
- 關鍵字:
Xilinx 開放源碼硬件創新大賽 入圍 復賽 模擬技術 電源技術 SoC ASIC
- intevac是商用和軍用市場光學產品的前沿開發商。本文介紹該公司nightvista嵌入式電子系統的開發,該產品是高性能超低亮度緊湊型攝像機。該攝像機最初采用了流行的數字信號處理器、幾個assp和外部存儲器件。系統對性能的需求越來越高,工程師團隊決定試驗一種替代方案——在可編程邏輯中實現可配置軟核處理器。這一決定帶來了以下好處:
達到了目標所要求的性能:
1.在單個FPGA中集成了分立的元件和數字信號處理(dsp)功能
2.功耗降低了近80%
3.將五塊元件板縮減到一塊,顯著
- 關鍵字:
intevac FPGA 圖像處理 音視頻技術
- 引言
誤碼儀是評估信道性能的基本測量儀器。本文介紹的誤碼儀結合FPGA 的特點,采用全新的積分式鑒相結構,提出了一種新的誤碼測試方法,經多次測試驗證,方案可行,設計的系統穩定。本文設計的誤碼儀由兩部分組成:發信機和接收機。
1 發信機
發信機的主要功能是產生具有隨機特性的偽隨機m 序列,通過FPGA 由VHDL 編程實現。偽隨機序列產生原理如下:
圖1 偽隨機序列產生原理圖
其中,ak-i是各移位寄存器的狀態,Ci對應各寄存器的反饋系數,為1表示參與反饋
- 關鍵字:
FPGA 測試儀 VHDL MCU和嵌入式微處理器
- 嵌入式系統與桌面PC結構非常不同,但其底層技術發展卻是一樣的,而且遵循著類似發展趨勢。當桌面PC轉向64位架構來滿足不斷增長的存儲器要求時,嵌入式系統也由于同樣的原因快速轉向32位處理器。桌面/服務器計算市場主要是圍繞x86架構,大多數創新和差異都在系統級,如雙核、四核或多核中央處理架構、集成圖像處理器單元和存儲器控制器等等。同樣,嵌入式系統則主要圍繞簡單的32位RISC處理器,多核架構、集成外設以及可配置處理等系統級發展,使得設計人員能夠快速適應不斷變化的應用要求。
根據iSuppli的研究報
- 關鍵字:
嵌入式 FPGA 處理器 MCU和嵌入式微處理器
- Altera公司產品和企業市場副總裁DannyBiran
低功耗是一種戰略優勢
在器件的新應用上,FPGA功耗和成本結構的改進起到了非常重要的作用。Altera針對低功耗,同時對體系結構和生產工藝進行改進,使我們的高端StratixIIIFPGA能夠用于高性能計算領域,而低成本CycloneIIIFPGA用于軟件無線電,MaxIIZCPLD則適合便攜式應用。
在生產工藝方面,Altera在很大程度上受益于和TSMC的合作。這種緊密的合作關系使Altera能夠在CycloneIII中充
- 關鍵字:
處理器 FPGA CPLD 嵌入式
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側重低成本應用,容量中等,性能可以滿足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿足各類高端應用,如Virtex系列,用戶可以根據自己實際應用要求進行選擇。 在性能可以滿足的情況下,優先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開發產品的時間 [
查看詳細 ]
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473