- 摘要:設計實現了以FPGA為主控制單元,采用EZ-USB FX2微處理器為接口芯片的快速數據傳輸系統。文章給出了FPGA和CY7C68013之間數據傳輸的軟硬件設計方案,著重介紹了FPGA內部建構的FIFO原理及程序實現方法,并以FLAS
- 關鍵字:
FPGA EZ-USB FX2 數據傳輸
- 摘要:一種應用于汽車渦輪增壓器葉片溫度檢測的雙通道數據采集卡,該卡由峰值檢測、串行A/D構成模擬電路和由FPGA構成整個數字電路而組成。重點設計了FPGA內部串并轉換電路和FIFO,經仿真和實驗驗證,串并轉換和FIFO的
- 關鍵字:
FPGA 串并轉換 FIFO 仿真
- 從1980年代中期問世以來,FPGA技術持續發展,應用范圍不斷拓展。近日,Altera公司資深副總裁兼首席技術官Misha Burich先生來京,介紹了FPGA體系結構的演進及Altera公司FPGA的進展情況。1990年代,具有50K 以上邏輯
- 關鍵字:
FPGA
- 當今的企業級存儲子系統正面臨實質性的變革。大量的企業數據和交易信息每年都會增加50-60%。云計算和虛擬化功能的快速發展能夠更有效的管理這些越來越多的數據負載,導致數據中心的數量和規模都出現了爆炸式的增長。
- 關鍵字:
可編程 FPGA
- PGA作為一種高新技術,由于其結構的特殊性,可以重復編程,開發周期較短,越來越受到電子愛好者的青睞,其應用已經逐漸普及到了各行各業。因此,越來越多的電子愛好者想盡快掌握這門技術進入該領域。筆者從2007年初
- 關鍵字:
FPGA
- 隨著現代電子技術和飛行技術的發展,對雷達的作用距離、分辨能力、測量精度和單值性等性能指標提出越來越高的要求,因此雷達信號形式的選擇和信號處理的方式起著重要作用。在脈沖壓縮技術中,雷達所使用的發射信號波
- 關鍵字:
FPGA 非線性調頻信號 脈沖壓縮
- 在爆炸場壓力測試中,沖擊波超壓峰值隨著彈藥的當量和到爆心距離的變化十分顯著。傳統測試系統的測試參數難以更改,靈活性差,往往需要重新設計電路以滿足不同測試要求。為了提高測試系統的靈活性及電路復用性,設計了基于可配置FPGA軟核的測試系統。通過調用并修改可移植軟核,以實現系統的快速設計,通過靈活設置測試參數完成不同測試任務。對系統準確性進行了驗證,應用到靜爆試驗中,有效獲得了壓力數據。
- 關鍵字:
FPGA 軟核 沖擊波 存儲測試
- Lattice公司的LatticeECP3 FPGA系列可提供高性能特性如增強的DSP架構,高速SERDES和高速源同步接口。LatticeECP3采用65nm技術,查找表(LUT)高達149k邏輯單元,支持高達486個用戶I/O,提供高達320個18times;18乘法
- 關鍵字:
AMC ECP3 FPGA
- 30年的低成本創新中國有句俗話叫“30年河東,30年河西”,Altera在1984年發布了第一款非易失PLD EP300器件,30年間,可編程器件在性能上不斷發展甚至挑戰摩爾定律,工藝技術也有了長足的進步,電子設計領
- 關鍵字:
MAX10 FPGA 嵌入式閃存 Altera
- 杜志傳,鄭建立(上海理工大學 醫療器械與食品學院 上海 200093)0 引 言VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發展而發
- 關鍵字:
VHDL CPLD/FPGA 電路設計 優化
- FPGA與CPLD的辨別和分類主要是根據其結構特點和工作原理。通常的分類方法是:將以乘積項結構方式構成邏輯行為的器件稱為CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)
- 關鍵字:
FPGA CPLD 辨識
- Dave Jones在5年時間里,上傳了超過600個電子類的視頻。在每周二,Jones會拆解一個不錯的設備(當然,有時候沒有那么好),Jones并不是簡單地把盒子破壞、打開,他會用他豐富的電子設計知識來說明這個設備是怎么設計
- 關鍵字:
拆解 FPGA CPLD Xilinx 安捷倫
- 針對某X射線探測器輸出信號增益需不斷調節以滿足后續信號采集電路的輸入范圍,其偏置電壓需要精細調節,文章采用數字電位計和FPGA設計了X射線探測器偏置電壓調節系統。闡述了所選數字電位計的參數、特點及內部結構,在此基礎上給出了系統的設計方案。文章中FPGA采用SPI通信方式對數字電位計進行配置實現電阻100KΩ共256檔的調節,最終給出實際測試結果,驗證了采用數字電位計實現偏壓調節的靈活性。
- 關鍵字:
X射線探測器 反向偏壓調節 數字電位計 SPI FPGA
- 近來,Altera公司推出業界首款浮點FPGA,它集成了硬核IEEE754兼容浮點運算功能,提高了DSP性能、設計人員的效能和邏輯效率。據悉,硬核浮點DSP模塊集成在Altera20nmArria10FPGA和SoC中,以及14nmStratix10FPGA和SoC
- 關鍵字:
DSP FPGA 數字信號處理
fpga-spartan介紹
您好,目前還沒有人創建詞條fpga-spartan!
歡迎您創建該詞條,闡述對fpga-spartan的理解,并與今后在此搜索fpga-spartan的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473