首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁 >> 主題列表 >> fpga soc

        fpga soc 文章 最新資訊

        YUV分離的兩種FPGA實(shí)現(xiàn)

        • 摘要:速度與面積的互換一直是基于FPGA設(shè)計(jì)中的一個(gè)不變的主題,在此介紹了兩種YUV分離的FPGA的實(shí)現(xiàn)方式:基于面積的實(shí)現(xiàn)和基于速度的實(shí)現(xiàn)。前者僅用一片雙口RAM串行,實(shí)現(xiàn)了YUV分離數(shù)據(jù)的輸出;后者利用流水線的思想
        • 關(guān)鍵字: FPGA  YUV  分離    

        混合信號(hào)FPGA實(shí)現(xiàn)真正單芯片SOC

        • 要實(shí)現(xiàn)能夠?qū)⑺兄匾δ芗稍趩我黄骷脑O(shè)計(jì)理由很簡單,因?yàn)檫@樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時(shí)也有助于提高對(duì)知識(shí)產(chǎn)權(quán)的保護(hù)。如果
        • 關(guān)鍵字: FPGA  SOC  混合信號(hào)  單芯片    

        基于FPGA的數(shù)字積分法插補(bǔ)控制器設(shè)計(jì)與實(shí)現(xiàn)

        • 摘要:為了提高伺服電機(jī)的步進(jìn)精度,簡化控制器結(jié)構(gòu),采用FPGA器件并運(yùn)用Verilog HDL語言設(shè)計(jì)出的插補(bǔ)控制器,不僅采用數(shù)字積分法實(shí)現(xiàn)直線插補(bǔ)控制和圓弧插補(bǔ)控制,提高了插補(bǔ)速度和插補(bǔ)精度,而且運(yùn)用多軸聯(lián)動(dòng)技術(shù),
        • 關(guān)鍵字: FPGA  數(shù)字  積分  插補(bǔ)控制器    

        FPGA+DSP結(jié)構(gòu)嵌入式系統(tǒng)的FPGA配置方法及其實(shí)現(xiàn)

        • 0 引言在信號(hào)處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)計(jì)已經(jīng)是系統(tǒng)發(fā)展的一個(gè)重要方向。隨著該系統(tǒng)設(shè)計(jì)的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在某些小型化應(yīng)用的場合中,對(duì)系統(tǒng)體積的要求越來越高,因此如何在硬
        • 關(guān)鍵字: FPGA  DSP  嵌入式系統(tǒng)  配置方法    

        單芯片SoC 下代Atom基本規(guī)格已經(jīng)曝光

        •   上網(wǎng)本已經(jīng)失勢,但是Atom處理器的前途依然光明。根據(jù)最新消息,下一代Bay Trail平臺(tái)將采用真正的SoC片上系統(tǒng)設(shè)計(jì)理念,單芯片整合所有模塊,其中處理器核心代號(hào)Valleyview。   Bay Trail將首次為Atom家族帶來22nm制造工藝,并會(huì)把一直獨(dú)立在外的IOH芯片組納入處理器之中,整個(gè)平臺(tái)其實(shí)只要一顆芯片就搞定了,不過注意因?yàn)镮ntel沒有合適的PHY,所以其中不會(huì)整合Gb MAC,仍然需要獨(dú)立的PCI-E以太網(wǎng)芯片。   頻率方面,標(biāo)準(zhǔn)的四核心(八線程?)型號(hào)最高可達(dá)1.9G
        • 關(guān)鍵字: SoC  Atom  

        FPGA中SPI Flash存儲(chǔ)器的復(fù)用編程方法的實(shí)現(xiàn)

        • SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占 ...
        • 關(guān)鍵字: FPGA  SPI  Flash  存儲(chǔ)器  復(fù)用編程  

        用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù)

        • 用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù),現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過把設(shè)計(jì)生成的數(shù)據(jù)文件配置進(jìn)芯片內(nèi)部的靜態(tài)配置數(shù)據(jù)存儲(chǔ)器(SRAM )來實(shí)現(xiàn)的,具有可重復(fù)編程性,可以靈活實(shí)現(xiàn)各
        • 關(guān)鍵字: 系統(tǒng)  配置  技術(shù)  嵌入式  II  實(shí)現(xiàn)  Nios  FPGA  

        交換位技術(shù)改進(jìn)FPGA-PWM計(jì)數(shù)器性能

        •  簡單改變FPGA計(jì)數(shù)器規(guī)格使作為DAC功能PWM計(jì)數(shù)器的紋波降低。  當(dāng)需要一些模擬輸出和系統(tǒng)中有FPGA時(shí),很可能選擇使用如圖1的PWM模塊和簡單低通濾波器。FPGA的輸出是固定頻率、計(jì)數(shù)器和數(shù)字比較器使占空比可變的典
        • 關(guān)鍵字: FPGA-PWM  技術(shù)改進(jìn)  計(jì)數(shù)器  性能    

        ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù)綜合應(yīng)用

        • ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù)綜合應(yīng)用,如果世上真的有典型或者通用的嵌入式系統(tǒng)應(yīng)用,主流半導(dǎo)體公司的產(chǎn)品目錄一定會(huì)薄很多。現(xiàn)在設(shè)計(jì)人員不僅要從多種處理器架構(gòu)中進(jìn)行選擇(大多數(shù)嵌入式系統(tǒng)設(shè)計(jì)都以處理器內(nèi)核為中心),而且外設(shè)、通信端口和模擬功能組
        • 關(guān)鍵字: 技術(shù)  綜合  應(yīng)用  單芯片  電路設(shè)計(jì)  FPGA  可編程  模擬  ARM  

        設(shè)計(jì)與驗(yàn)證復(fù)雜SoC中可綜合的模擬及射頻模型

        • 設(shè)計(jì)與驗(yàn)證復(fù)雜SoC中可綜合的模擬及射頻模型設(shè)計(jì)用于SoC集成的復(fù)雜模擬及射頻模塊是一項(xiàng)艱巨任務(wù)。本文介紹的采用基于性能指標(biāo)規(guī)格來優(yōu)化設(shè)計(jì)(如PLL或ADC等)的方法,可確保產(chǎn)生可制造性的魯棒性設(shè)計(jì)。通過這樣的設(shè)計(jì)
        • 關(guān)鍵字: SoC  模擬  射頻  模型    

        基于片上系統(tǒng)SoC的孤立詞語音識(shí)別算法設(shè)計(jì)

        • 1. 引言目前,嵌入式語音識(shí)別系統(tǒng)的實(shí)現(xiàn)主要通過單片機(jī)MCU和數(shù)字信號(hào)處理器DSP來實(shí)現(xiàn)[1]。但是單片機(jī)運(yùn)算速度慢,處理能力不高;雖然DSP處理速度很快,但是產(chǎn)品的成本很高,電源能量消耗也很大。因此,為了滿足嵌入式
        • 關(guān)鍵字: SoC  片上系統(tǒng)  語音識(shí)別  算法設(shè)計(jì)    

        SoC系統(tǒng)中實(shí)時(shí)總線模塊的設(shè)計(jì)理念與應(yīng)用

        • SoC中CPU總線一般采用應(yīng)答機(jī)制,是非實(shí)時(shí)的,數(shù)據(jù)的處理采用中斷響應(yīng)機(jī)制以發(fā)揮效率。處理特定實(shí)時(shí)數(shù)據(jù)并沒有固定的延時(shí)與穩(wěn)定的吞吐率,因此需要設(shè)計(jì)一個(gè)模塊來處理實(shí)時(shí)數(shù)據(jù)到非實(shí)時(shí)總線之間的平滑過度問題。作者以
        • 關(guān)鍵字: SoC  系統(tǒng)  模塊  設(shè)計(jì)理念    

        Altera全新Qsys工具加速FPGA產(chǎn)品上市步伐

        •   在FPGA設(shè)計(jì)領(lǐng)域目前存在著三大主要難題:設(shè)計(jì)規(guī)模擴(kuò)大、設(shè)計(jì)重用、設(shè)計(jì)驗(yàn)證時(shí)間太長。這三大難題嚴(yán)重影響著FPGA設(shè)計(jì)的效能,將減緩產(chǎn)品由研發(fā)到上市的時(shí)間,是亟需解決的重點(diǎn)問題。   2012年3月30日,“Altera亞太區(qū)采用Qsys實(shí)現(xiàn)系統(tǒng)集成研討會(huì)•北京站”在清華大學(xué)舉行,該活動(dòng)重點(diǎn)介紹了Altera新的系統(tǒng)集成工具Qsys,及其如何通過Qsys提高設(shè)計(jì)效能。   簡化設(shè)計(jì)過程   隨著半導(dǎo)體技術(shù)的不斷發(fā)展,由于半導(dǎo)體工藝的不斷提升,器件的集成度也隨之提升
        • 關(guān)鍵字: Altera  FPGA  Qsys  

        基于FPGA實(shí)現(xiàn)多天線多載波的數(shù)字上下變頻

        • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
        • 關(guān)鍵字: 多天線  多載波  FPGA  數(shù)字上下變頻  

        Altera發(fā)售目前市場上功耗最低成本最低的28nm FPGA

        •   Altera公司(NASDAQ: ALTR)今天宣布,開始發(fā)售其28-nm Cyclone? V FPGA。Cyclone V器件是目前市場上功耗最低、成本最低的28-nm FPGA。該系列通過集成,前所未有的同時(shí)實(shí)現(xiàn)了高性能、低系統(tǒng)成本和低功耗,非常適合工業(yè)、無線、固網(wǎng)、軍事和汽車等市場應(yīng)用。Cyclone V系列完成了Altera的28-nm定制系列產(chǎn)品的全系列發(fā)售,提供多種器件以滿足用戶的各類設(shè)計(jì)需求——從最大帶寬到最低功耗。   Cyclone V系列采用了T
        • 關(guān)鍵字: Altera  FPGA  
        共7987條 288/533 |‹ « 286 287 288 289 290 291 292 293 294 295 » ›|

        fpga soc介紹

        您好,目前還沒有人創(chuàng)建詞條fpga soc!
        歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 浮山县| 西乡县| 潜江市| 仙桃市| 永川市| 肥城市| 宝鸡市| 博湖县| 云梦县| 肇源县| 耒阳市| 丰宁| 西丰县| 泸西县| 体育| 南和县| 迁安市| 淳安县| 济源市| 高安市| 连城县| 翼城县| 迁安市| 永胜县| 祁连县| 大埔县| 綦江县| 长宁区| 沧源| 蓬溪县| 盱眙县| 乐业县| 浑源县| 淮阳县| 宝坻区| 安福县| 刚察县| 清徐县| 阿拉善右旗| 南漳县| 资中县|