首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga soc

        fpga soc 文章 最新資訊

        新一代SoC整合音頻編解碼器的挑戰與設計實現

        • 在當今的多媒體系統芯片中整合進經過硅驗證并針對特定音頻功能優化過的音頻IP,有利于降低功耗、減少體積和縮減成本。但隨著下一代設計走向 28nm工藝技術,也隨之會出現新的挑戰。音頻編解碼器中的音頻設計包括了很多
        • 關鍵字: SoC  音頻編解碼器  設計實現    

        閥門簡易控制

        256 級灰度顯示 - 基于FPGA的OLED真彩色顯示設計

        • 256 級灰度顯示 - 基于FPGA的OLED真彩色顯示設計,摘要利用FPGA 控制模塊,設計了OLED 真彩色動態圖像驅動控制電路。介紹采用FPGA 實現OLED 外圍控制電路和256 級灰度的方法,并分析電路中模塊的作用及整個電路的工作過程。電路系統采用基于Altera 公司的FPGA技術進行
        • 關鍵字: 顯示  彩色  設計  OLED  FPGA  基于  級灰度  

        工程師分析實例,帶你走近Xilinx FPGA設計

        • 工程師分析實例,帶你走近Xilinx FPGA設計,一.概述  本文主要幫助大家熟悉利用ISE進行Xilinx 公司FPGA 代碼開發的基本流程。主要是幫助初學者了解和初步掌握 ISE 的使用,不需要 FPGA 的開發基礎,所以對每個步驟并不進行深入的討論。  本文介紹的內容從新
        • 關鍵字: FPGA  設計  Xilinx  走近  分析  實例  工程師  

        采用FPGA與SRAM的大容量數據存儲的設計

        • 采用FPGA與SRAM的大容量數據存儲的設計,1 前言 針對FPGA中內部BlockRAM有限的缺點,提出了將FPGA與外部SRAM相結合來改進設計的方法,并給出了部分VHDL程序。  2 硬件設計  這里將主要討論以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV
        • 關鍵字: 存儲  設計  數據  大容量  FPGA  SRAM  采用  

        采用上位機與FPGA開發板的光纖通道接口適配器設計

        • 采用上位機與FPGA開發板的光纖通道接口適配器設計,隨著存儲技術的迅速發展,存儲容量得到了迅速的增長,存儲系統的數據傳輸速度成為了主要的瓶頸。光纖的傳輸具有其速度上的優勢,然而,在光纖傳輸要受到光纖通道接口的限制,因此光纖通道應用于高速數據傳輸的一個關
        • 關鍵字: 接口  適配器  設計  通道  光纖  上位  FPGA  開發  采用  

        SOC時序分析中的跳變點介紹

        • SOC時序分析中的跳變點介紹, 跳變點是所有重要時序分析工具中的一個重要概念。跳變點被時序分析工具用來計算設計節點上的時延與過渡值。跳變點的有些不同含義可能會被時序分析工程師忽略。而這在SOC設計后期,也就是要對時序簽字時可能會導致問
        • 關鍵字: 介紹  分析  時序  SOC  

        系統芯片ZSU32在SoC芯片設計中的應用

        • 系統芯片ZSU32在SoC芯片設計中的應用,本文針對中山大學ASIC設計中心自主開發的一款系統芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對SoC芯片進行綜合的設計流程和方法,特別對綜合過程的時序約束進行了詳細討論,提出了有效的綜合約束
        • 關鍵字: 芯片  應用  設計  ZSU32  系統  SoC  

        利用Java良好的移植特性的FPGA可編程嵌入式系統

        • 利用Java良好的移植特性的FPGA可編程嵌入式系統,傳統的嵌入式產品只能實現某種特定的功能,不能滿足用戶可變的豐富多彩的應用需求。為解決這個問題,本文設計并實現了一種使用Java作為軟件平臺的基于FPGA的可編程嵌入式系統,以實現系統對多種本地應用和網絡的支持
        • 關鍵字: 可編程  嵌入式  系統  FPGA  特性  Java  良好  移植  利用  

        FPGA全局時鐘資源相關Xilinx器件原語及使用

        • FPGA全局時鐘資源相關Xilinx器件原語及使用,FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元(IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜設
        • 關鍵字: Xilinx  器件  使用  相關  資源  全局  時鐘  FPGA  

        FPGA/EPLD的自上而下設計方法及其優缺點介紹

        • FPGA/EPLD的自上而下設計方法及其優缺點介紹,FPGA/EPLD的自上而下(Top-Down)設計方法:  傳統的設計手段是采用原理圖輸入的方式進行的,如圖1所示。通過調用FPGA/EPLD廠商所提供的相應物理元件庫,在電路原理圖中繪制所設計的系統,然后通過網表轉換產生某一特
        • 關鍵字: 缺點  介紹  及其  方法  自上而下  設計  FPGA/EPLD  

        Altera推出最新IP內核產品

        • Altera公司(NASDAQ: ALTR)日前宣布,推出40-Gbps以太網(40GbE)和100-Gbps以太網(100GbE)知識產權(IP)內核產品。這些內核能夠高效的構建需要大吞吐量標準以太網連接的系統,包括,芯片至光模塊、芯片至芯片以及背板應用等。
        • 關鍵字: Altera  FPGA  

        如何采用FPGA方案實現數字顯示系統設計

        • 系統級芯片(SoC)解決方案被譽為半導體業最重要的發展之一,目前,從數字手機和數字電視等消費類電子產品到高端通信LAN/WAN設備中,這一器件隨處可見。過去,為了創建此類嵌入式系統,設計工程師不得不在處理器、邏輯
        • 關鍵字: FPGA  方案  數字顯示  系統設計    

        FPGA為車用微控制器提升設計靈活性

        • 在汽車電子中廣為采用的微控制器(MCU)正快速面臨時間和成本的壓力。使用MCU的主要優勢一直以來都是lsquo;創造具有高性價比的高階系統整合rsquo;。然而,在此一優勢之下,有一些與元件本身相關的潛在成本是超乎于其
        • 關鍵字: FPGA  車用  微控制器    
        共7985條 270/533 |‹ « 268 269 270 271 272 273 274 275 276 277 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 湟中县| 晋宁县| 屏边| 泰兴市| 翼城县| 伊通| 萨迦县| 山东| 佛坪县| 五河县| 衡阳县| 安福县| 新疆| 仲巴县| 开原市| 电白县| 若尔盖县| 渭源县| 疏勒县| 锡林浩特市| 龙胜| 巴南区| 那曲县| 荥经县| 名山县| 通州市| 原平市| 靖边县| 鹤山市| 巴彦淖尔市| 达日县| 嘉鱼县| 房产| 崇左市| 托克逊县| 浠水县| 江孜县| 武邑县| 清新县| 西充县| 巴南区|