- Altera公司 (NASDAQ: ALTR)日前宣布,開始提供新的Serial RapidIO? Gen2 MegaCore?功能知識產權(IP),滿足全球通信基礎設施系統日益增長的帶寬需求。該IP新解決方案成功實現了所有硬件與最新Integrated Device Technology (IDT) RapidIO芯片的互操作性,并支持28 nm Altera Stratix? V FPGA,每通路工作速率高達6.25 Gbaud。
- 關鍵字:
Altera IDT 嵌入式 FPGA
- 基于FPGA的嵌入式智能管理系統的設計與實現,近些年,針對智能管理的研究越來越廣泛,采用的技術也越來越多,如基于單片機開發的智能監控平臺[1]、在Linux內核下的智能儀器開發[2]、對智能管理的某一個方面進行研究[3]等。隨著嵌入式核心芯片的高速發展,傳統嵌
- 關鍵字:
設計 實現 管理系統 智能 FPGA 嵌入式 基于
- 10月14日發射的實踐九號B衛星上芯片的變化讓北京控制工程研究所星載計算機及電子產品總工程師華更新喜不自禁,在該衛星上,控制管理單元的核心處理器及其外圍電路被一個名為“SoC2008”的片上系統芯片替代了,這好比衛星自動駕駛儀由一臺整機設備變成了設備里一個指甲片大小的芯片。更重要的是,這個芯片是由北京控制工程研究所年輕的設計團隊自主研發的。
“這意味著之前功能相對單一的芯片升級為大腦系統,航天型號不再處于一種持續跟仿國外各種芯片的局面,而是可以通過系統與元器件
- 關鍵字:
芯片 SoC
- 幾年前設計專用集成電路(ASIC) 還是少數集成電路設計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現, 系統制造公司的設計人員正越來越多地采用ASIC 技術集成系統級功能(System L evel In tegrete - SL
- 關鍵字:
FPGA IP核 設計方法
- 高清晰度數字電視HDTV技術是當今世界上最先進的圖像壓縮編碼技術和數字通信技術的結合。它代表一個國家的科...
- 關鍵字:
HDTV FPGA 譯碼器
- Altera公司30日宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。
Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks
- 關鍵字:
Altera FPGA DSP
- 基于FPGA的短幀Turbo譯碼器的實現,Turbo碼雖然具有優異的譯碼性能,但是由于其譯碼復雜度高,譯碼延時大等問題,嚴重制約了Turbo碼在高速通信系統中的應用。因此,如何設計一個簡單有效的譯碼器是目前Turbo碼實用化研究的重點。本文主要介紹了短幀Tur
- 關鍵字:
實現 Turbo FPGA 基于
- 1 引言隨著信息技術革命的深入和計算機技術的飛速發展,低速、低可靠性的單片機以及小規模的集成電路已經越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數字信號處理技術逐漸地發展
- 關鍵字:
FPGA DSP 雷達模擬 系統
- 當今生活的時代,多媒體通信的出現和流行是大勢所趨。隨著數字電視(DTV)、IP視頻傳輸、數字相機、無線視頻、醫療圖像和視頻監控等應用的興起,目前提供音頻和數據服務的許多系統都會隨實時視頻技術的應用而有不同程度
- 關鍵字:
FPGA 器件 多媒體 視頻
- FPGA器件不僅提供可與許多ASIC器件媲美的運行速度和門電路容量,而且促進了EDA工具在該市場中的發展。要點FPGA 提供單片系統設計需要的功能。多數 FPGA 廠商提供自己的開發支持軟件。靈活地以多個廠商的器件為目標的
- 關鍵字:
FPGA EDA
- 不久前,Altera公司公開了在其下一代20nm產品中規劃的幾項關鍵創新技術,通過在20 nm的體系結構、軟件和工藝的創新,支持更強大的混合系統架構的開發。日前,Altera公司資深副總裁首席技術官Misha Burich博士專程來到北京,詳細介紹了創新技術的細節。
- 關鍵字:
Altera 20nm FPGA 201210
- 摘要:設計了一種基于FPGA和ARM架構的多通道遠程靜態應變測量系統。采用FPGA控制多通道模數轉換模塊實現多路應變信號的采集和數據處理,利用ARM和網絡模塊實現FPGA的控制及其與遠程終端之間的以太網通信。系統可通過遠程終端控制現場測量節點的參數設置和32路應變信號的采集、處理和存儲。
- 關鍵字:
FPGA 測量系統 以太網 201210
- Altera公司 (NASDAQ: ALTR)日前宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。
- 關鍵字:
Altera FPGA DSP
- 基于FPGA的高速卷積硬件設計及實現,在數字信號處理領域,離散時間系統的輸出響應,可以直接由輸入信號與系統單位沖激響應的離散卷積得到。離散卷積在電子通信領域應用廣泛,是工程應用的基礎。如果直接在時域進行卷積,卷積過程中所必須的大量乘法和加
- 關鍵字:
設計 實現 硬件 高速 FPGA 基于
fpga soc介紹
您好,目前還沒有人創建詞條fpga soc!
歡迎您創建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473