引言汽車中的電子系統持續快速增長,因此對比一下汽車電子發展和消費類電子便攜式產品的發展將會大有啟發。如...
關鍵字:
FPGA 低成本 多總線橋接
概覽高端設計工具很少有甚至是沒有硬件設計技術的工程師和科學家提供現場可編程門陣列(FPGA)。無論你使用圖形化設計程序,ANSI C語言還是VHDL語言,如此復雜的合成工藝會不禁讓人去想FPGA真實的運作情況。在這個芯
關鍵字:
FPGA
中國,北京,2012年11月8日。Maxim Integrated Products, Inc. (NASDAQ: MXIM)宣布與RadioPulse展開合作,提供面向智能電網的ZigBee®通信方案。Maxim將與RadioPulse一道,共同研發ZigBee軟件和高集成度片上系統(SoC)、“智能”收發器,擴充Maxim現有的智能電網方案及近期推出的智能電表SoC方案Zeus。
通過雙方的精誠合作,提供更廣泛的高集成度智能電網方案,RadioPulse的無線
關鍵字:
Maxim SoC
雪佛蘭Volt的核心是復雜的電池管理系統,它保證了多芯鋰電子電池塊的安全性和可靠性。該電池塊為Volt的傳動系...
關鍵字:
多芯鋰電池 電池組管理器 SoC
Altera公司 (Nasdaq: ALTR)日前宣布,為汽車、工業、醫療和國防應用提供更新后的功能安全包。Altera的2012功能安全包支持更多的器件,并且增強了軟件支持,客戶采用Cyclone? IV FPGA開發安全關鍵設計時,降低了認證風險,并且符合最新的安全規范。更新后的功能安全包加速客戶的認證過程,支持開發人員大幅度縮短其開發時間。
關鍵字:
Altera FPGA
萊迪思半導體公司(NASDAQ: LSCC)日前宣布將參展于12月3日至6日在中國北京舉辦的中國國際社會公共安全產品博覽會(China Security Expo),屆時將展出幾款新的基于FPGA的攝像機設計。即將展出的這幾款攝像機解決方案是與萊迪思合作伙伴組織共同開發。萊迪思的展臺位于展館E1的Y13-14。
關鍵字:
萊迪思 FPGA 傳感器
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS),日前宣布使用ARM AMBA協議類型的Cadence驗證IP(VIP)實現多個成功驗證項目,這是業界最廣泛使用的AMBA協議系列驗證解決方案之一。
關鍵字:
Cadence ARM SoC
全球領先的硅產品知識產權(SIP)平臺解決方案和數字信號處理器(DSP)內核授權廠商CEVA公司宣布,專業開發高成本效益衛星通信SoC器件的無晶圓廠半導體企業SatixFy公司已經獲得CEVA-XC DSP授權許可,助力其最新的衛星基帶SoC產品,目標是為固定和移動寬帶市場帶來價格相宜的高性能衛星通信功能。
關鍵字:
SatixFy 寬帶衛星 SoC DSP
Altera公司(Nasdaq: ALTR) 日前宣布,提供FPGA業界的第一款用于OpenCL? 的軟件開發套件(SDK) (開放計算語言) 的軟件開發套件,它結合了FPGA強大的并行體系結構以及OpenCL并行編程模型。利用這一SDK,熟悉C語言的系統開發人員和編程人員能夠迅速方便的在高級語言環境中開發高性能、高功效、基于FPGA的應用。
關鍵字:
Altera FPGA OpenCL
主要FPGA供應商已經開始銷售集成了硬核處理器內核的低成本FPGA器件,SoC類FPGA器件最終會成為主流。為能夠充分發揮所有重要FPGA的靈活性,這些器件提供了FPGA設計人員和軟件工程師還不熟悉的新特性。設計人員需要考慮
關鍵字:
FPGA SoC
幀存是圖形處理器與顯示設備之間的數據通道,所有要顯示的圖形數據首先是存放在幀存之中,然后才送出去顯示的,因此幀存的設計是圖形顯示系統設計的一個關鍵。傳統上,可以用來設計幀存的存儲器件有多種,如DRAM、VR
關鍵字:
FPGA 幀
FPGA構成3/3相雙繞組感應發電機勵磁控制系統 1系統簡介3/3相雙繞組感應發電機帶有兩個繞組:勵磁補償繞組和功率繞組,如圖1所示。勵磁補償繞組上接一個電力電子變換裝置,用來提供感應發電機需要的無功功率,使功率繞
關鍵字:
FPGA 雙繞組 感應發電機 勵磁控制
在可靠的通信系統中,要保證接收端能正確解調出信息,必須要有一個同步系統,以實現發送端和接收端的同步,因此同步提取在通信系統中是至關重要的。一個簡單的接收系統框圖如圖1所示。 本文介紹一種基于現場可編程門
關鍵字:
FPGA 幀同步 法的研究
同步數字系統中的時鐘信號(如遠程通信中使用的)為系統中的數據傳送定義了時間基準。一個時鐘分配網絡由多個時鐘信號組成,由一個點將所有信號分配給需要時鐘信號的所有組件。因為時鐘信號執行關鍵的系統功能,很顯然應給予更多的關注,不僅在時鐘的特性(即偏移和抖動)方面,還有那些組成時鐘分配網絡的組件。
FPGA開發團隊不斷面臨過于繁瑣、復雜的時鐘網絡的挑戰。各種因素,包括不斷增加的I/O需求、降低成本的要求和減少印刷電路板設計更改的需要,迫使設計人員重新審視時鐘網絡。本文將探討FPGA時鐘分配控制方面的挑戰
關鍵字:
FPGA 時鐘
fpga soc介紹
您好,目前還沒有人創建詞條fpga soc!
歡迎您創建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473