摘要:首先對采用SRAM工藝的FPGA的保密性和加密方法進行原理分析,然后提出一種實用的采用單片機產生長偽隨機碼實現加密的方法,并詳細介紹具體的電路和程序。
關鍵詞:靜態隨機存儲器(SRAM) 現場可編程門陣列(FPGA) 加密
在現代電子系統設計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應用。由于大規模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進行重配置,這就使得可以通過監視配置的位數據流,進行克隆
關鍵字:
靜態隨機存儲器(SRAM) 現場可編程門陣列(FPGA) 加密 MCU和嵌入式微處理器
摘要:主要介紹內核兼容8051的MSC1210單片機結構特點,其高性能ADC、片內存儲器以及Flash編程應用等功能。
關鍵詞:MSC1210 ADC PGA Flash
實際應用系統往往需要進行高精度的測量,同時還必須進行實時快速控制,提高其開發效率。為此人們常采用高精度A/D芯片加帶ISP開發功能的單片機系統來實現。德州儀器(TI)的MSC1210單片機解決了上述問題。它集成了一個增強型8051內核、高達33 MHz
關鍵字:
MSC1210 ADC PGA Flash MCU和嵌入式微處理器
1 引言
隨著EDA技術的發展及大規模可編程邏輯器件CPLD/FPGA的出現,電子系統的設計技術和工具發生了巨大的變化,通過EDA技術對CPLD/FP-GA編程開發產品,不僅成本低、周期短、可靠性高,而且可隨時在系統中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車計費器系統。
2 系統總體結構
基于CPLD的出租車計費器的組成如圖1所示。各部分主要功能包括:信號輸入模塊對車輪傳感器傳送的脈沖信號進行計數(
關鍵字:
嵌入式系統 單片機 CPLD FPGA 計費器 嵌入式
利用Verilog HDL 硬件描述語言自頂向下的設計方法和QuartusⅡ 軟件,在復雜的可編程邏輯器件(FPGA, Field Programmable Gate Array)中實現了發電機組頻率測量計的設
關鍵字:
FPGA 發電機組 測量計 頻率
引言
本文采用FPGA實現了IDE硬盤接口協議。系統提供兩套符合ATA-6規范的IDE接口,一個與普通IDE硬盤連接,另一個與計算機主板上的IDE接口相連。系統采用FPGA實現接口協議,完成接口數據的截獲、處理(在本文中主要是數據加密)和轉發,支持PIO和Ultra DMA兩種數據傳輸模式。下面重點介紹用FPGA實現接口協議的方法。
1 IDE接口協議簡介
1.1 IDE接口引腳定義
IDE(Integrated Drive Electronics)即“電子集成驅動器”,又稱為A
關鍵字:
嵌入式系統 單片機 FPGA IDE硬盤 ATA-6 嵌入式
Actel 公司宣布專業從事視頻增強技術的瑞典LYYN AB公司已經利用Actel的ProASIC3系列現場可編程門陣列 (FPGA) 器件開發出軟件和硬件視頻處理平臺,此舉進一步顯示了低功耗單芯片FPGA技術所具備的先進創新性。這個解決方案提高了視頻錄像的清晰度,可在雪、霧、水底淤泥和黑暗環境中提供更好的可見度。LYYN的產品主要用于遙控操作車輛 (ROV) 和飛機 (UAV) 以及便攜式設備如水底攝像機和先進的監視系統等。
關鍵字:
嵌入式系統 單片機 Actel FPGA LYYN 嵌入式
因應市場的需求,義隆電子近期推出八位Flash MCU的產品—編號 EM77F900 。這顆IC是一款速度高達40MIPS的八位單片機,在高速控制的應用領域可以讓您使用時得心應手,同時,可以廣泛的應用于二維條形碼閱讀(2D Bar code reader)、游戲鼠標(Gaming mouse)、高速傳輸器(Dongle)、指紋辨識、移動檢測(Motion detect)、USB audio、無線傳輸等領域。 義隆電子
關鍵字:
嵌入式系統 單片機 義隆電子 Flash MCU 嵌入式
北京艾科瑞德科技有限公司日前宣布推出面向軟件無線電(Software Defined Radio,SDR)應用的解決方案—FFT-SDR-V4。由于采用了美國德州儀器公司(Texas Instruments,簡稱“TI”)最高運算能力的DSP(TMS320C6416, 1G)和Xinlinx高容量的FPGA (2000萬門),解決了軟件無線電發展中的瓶頸技術—信號處理的運算能力問題。 所謂軟件無線電,就是采用數字信號處理技術,在可編程控制的通用硬件平臺上,利用軟件來定義實現無線電臺的各部分功能:包括
關鍵字:
艾科瑞德 DSP FPGA 無線電 嵌入式 消費電子
直接數字合成器,是采用數字技術的一種新型頻率合成技術,他通過控制頻率、相位增量的步長,產生各種不同頻率的信號。他具有一系列的優點;較高的頻率分辨率;可以實現快速的頻率切換;在頻率改變時能夠保持相位的連續;很容易實現頻率、相位和幅度的數控調制等。目前可采用專用芯片或可編程邏輯芯片實現DDS[1],專用的DDS芯片產生的信號波形、功能和控制方式固定,常不能滿足具體需要[2]。可編程邏輯器件具有器件規模大、工作速度快及可編程的硬件特點,并且開發周期短,易于升級,因為非常適合用于實現DDS。
1 DDS的
關鍵字:
嵌入式系統 單片機 DSP Builder DDS FPGA 嵌入式
引言
低密度奇偶校驗(Low Density Parity Check Code,LDPC)碼是一類具有稀疏校驗矩陣的線性分組碼,不僅有逼近Shannon限的良好性能,而且譯碼復雜度較低, 結構靈活,是近年信道編碼領域的研究熱點,目前已廣泛應用于深空通信、光纖通信、衛星數字視頻和音頻廣播等領域。LDPC碼已成為第四代通信系統(4G)強有力的競爭者,而基于LDPC碼的編碼方案已經被下一代衛星數字視頻廣播標準DVB-S2采納。
編碼器實現指標分析
作為前向糾錯系統的重要部分,設計高速率低復
關鍵字:
嵌入式系統 單片機 LDPC FPGA 奇偶校驗 嵌入式
摘 要:針對傳統Otsu局部遞歸分割方法很難實時實現的局限性,提出了一種適合現場可編程門陣列(FPGA)中Nios II軟核處理器實現的快速Otsu局部遞歸分割算法,該算法的思路是把一次Otsu分割得到的目標區域作為新的圖像再進行一次Otsu分割,得到的結果作為最終分割閾值.利用并行Nios II和VHDL實現的硬件加速邏輯協同設計保證算法的實時實現。實驗結果表明,在不同的背景下,利用本文設計能夠實時穩定地對目標分割提取,具有較好的魯棒性。 關鍵字:FPGA&nb
關鍵字:
嵌入式系統 單片機 FPGA Nios II 0tsu分割 局部遞歸 嵌入式
摘要:本文設計了一個以FPGA為核心處理器實現紅外視頻圖像數字預處理的系統,利用Altera公司提供的DE2開發板,把系統大部分的功能模塊集成在一片FPGA 上,大大優化了整個系統的性能。該方案采用Altera公司推出的低成本、高密度的Cyclone Ⅱ系列FPGA,提高了系統的設計靈活性。細胞神經網絡IP核的開發,充分利用了細胞神經網絡在圖像處理方面的優勢,提高了整個系統的處理效率。實現了細胞神經網絡的一種高效數字實現方案,并且采用分布式算法可以提供更高的運行速度。 關鍵詞 邊緣檢測;細胞神經網絡;FP
關鍵字:
消費電子 邊緣檢測 細胞神經網絡 FPGA 嵌入式 消費電子
1 引 言
衛星移動通信系統所能提供的業務的可行性與質量在很大程度上受到衛星與移動終端間信道特性的影響。研究這些影響,就需要在一定傳播特性下進行實驗。由于條件所限,不可能進行實時現場實驗,這在技術和經費上都存在問題,所以采用一個能反映實際星地鏈路特性的信道模擬系統可以降低一些難度太大和成本超高的測試試驗的難度和成本,是一個很好的解決方法。
1.1 國內外的研究狀況
目前有很多科研機構和高校進行這方面的研究,例如:澳大利亞南澳大學研制出移動衛星信道模擬器MSCS-1,該模擬器具有記錄和重
關鍵字:
嵌入式系統 單片機 FPGA 模擬系統 衛星 嵌入式
Altera宣布,Silicon視頻系統(SVS)公司選用了低成本、低功耗Cyclone® III FPGA來生產市場上最緊湊的高性價比多畫面產品。多畫面產品用于專業音頻/視頻、安全監控和廣播監視等需要多幅圖像顯示處理的應用中。 在新的SVS多畫面產品中,Cyclone III FPGA實現了色彩空間轉換、FIFO、時鐘轉換,支持所有的顯示分辨率。在以前的多畫面產品中,實現這些功能需要采用多個分立器件。 作為Altera® Cycl
關鍵字:
消費電子 SVS FPGA 視頻系統 消費電子
flash fpga介紹
您好,目前還沒有人創建詞條flash fpga!
歡迎您創建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473