首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> flash fpga

        flash fpga 文章 進入flash fpga技術社區

        基于并行流水線結構的可重配FIR濾波器的FPGA實現

        • 1 并行流水結構FIR的原理 在用FPGA或專用集成電路實現數字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現復雜性之間做出選擇,也就是選擇不同的濾波器實現結構。這里運用并行流水線結構來實現速度和硬件面積之間的互換和折衷。 在關鍵路徑插入寄存器的流水線結構是提高系統吞吐率的一項強大的實現技術,并且不需要大量重復設置硬件。流水線的類型主要分為兩種:算術流水線和指令流水線
        • 關鍵字: FIR濾波器  FPGA  并行流水線  單片機  可重配  嵌入式系統  

        FPGA設計的驗證技術及應用原則

        • FPGA設計和驗證工程師當今面臨的最大挑戰之一是時間和資源制約。隨著FPGA在速度、密度和復雜性方面的增加,完成一個完整時序驗證對人力和計算機處理器、存儲器提出了更多更高的要求。   隨著FPGA器件體積和復雜性的不斷增加,設計工程師越來越需要有效的驗證方。時序仿真可以是一種能發現最多問題的驗證方法,但對許多設計來說,它常常是最困難和費時的方法之一。過去,采用標準臺式計算機的時序仿真是以小時或分鐘計算的,但現在對某些項目來說,在要求采用高性能64位服務器的情況下,其測試時間卻要幾天甚至幾周。這樣,這種
        • 關鍵字: FPGA  驗證  

        基于ARM的FPGA加載配置實現

        • 引言 基于SRAM工藝FPGA在每次上電后需要進行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統配置方式是在FPGA的功能相對穩定的情況下采用的。在系統設計要求配置速度高、容量大、以及遠程升級時,這種方法就顯得很不實際也不方便。本文介紹了通過ARM對可編程器件進行配置的的設計和實現。 1 配置原理與方式 1.1 配置原理 在FPGA正常工作時,配置數據存儲在SRAM單元中,這個SRAM單元也被稱為配置存儲(Configuration RAM)。由于SRAM是易失性的存
        • 關鍵字: ARM  FPGA  單片機  配置  嵌入式系統  

        基于SYSTEM C的FPGA設計方法

        • 一、概述  隨著VLSI的集成度越來越高,設計也越趨復雜。一個系統的設計往往不僅需要硬件設計人員的參與,也需要有軟件設計人員的參與。軟件設計人員與硬件設計人員之間的相互協調就變的格外重要,它直接關系到工作的效率以及整個系統設計的成敗。傳統的設計方法沒有使軟件設計工作與硬件設計工作協調一致,而是將兩者的工作割裂開來。軟件算法的設計人員在系統設計后期不能為硬件設計人員的設計提供任何的幫助。同時現在有些大規模集成電路設計中往往帶有DSP Core或其它CPU Core。這些都使得單
        • 關鍵字: C  FPGA  SYSTEM  單片機  嵌入式系統  

        基于DSP+FPGA結構的小波圖像處理系統設計

        • 介紹了一種基于DSP+FPGA結構的小波圖像處理系統設計方案,以高性能數字信號處理器ADSP—BF535作為核心,結合現場可編程門陣列FPGA,實現了實時數字圖像處理。       小波分析是近年迅速發展起來的新興學科,與Fourier分析和Gabor變換相比,小波變換是時間(空間)頻率的局部化分析,它通過伸縮平移運算對信號逐步進行多尺度細化,最終達到高頻處時間細分和低頻處頻率細分,能自動適應時頻信號分析的要求,從而可聚焦到信號的任意細節.解決了Fourier分
        • 關鍵字: DSP  FPGA  小波圖像處理  

        FPGA在智能儀表中的應用

        • 隨著微電子技術的發展,采用現場可編程門陣列(FPGA)進行數字信號處理得到了飛速發展。由于FPGA具有現場可編程的特點,可以實現專用集成電路,因此越來越受到硬件電路設計工程師們的青睞。 目前,在自動化監測與控制儀器和裝置中,大多以8位或16位MCU為核心部件。然而伴隨著生產技術的進步和發展,對監測與控制的要求也在不斷提高,面對日益復雜的監測對象和控制算法,傳統的MCU往往不堪重負。把FPGA運用到這些儀表和設備中,可以減少這些儀器、設備的開發周期,大幅度提升這些儀器的性能,減少總成本和體積。 在低阻值
        • 關鍵字: FPGA)  測量  測試  單片機  嵌入式系統  智能儀表  

        FPGA在衛星數字電視碼流轉發器設計中的應用

        • 1 引 言 由于數字電視能提供更清晰的圖像、更逼真的聲音、更大的屏幕,以及數字化傳輸方式所特有的高效數據傳輸率,可以在有限的傳輸頻帶內傳送更多的電視節目,正成為數字化視聽技術發展的一個新方向。作為數字電視前端設備中的衛星數字電視碼流轉發器,簡稱為碼流機,其主要功能就是接收頻率為950~2 150 MHz的國內外數字衛星節目信號進行QPSK解調,并轉換成ASI格式的MPEG-2傳輸流,輸出給TS流復用器、QAM調制器等前端設備處理后發射到數字電視終端用戶,即相當于有線電視臺轉播節目的信號源;同時他還輸出
        • 關鍵字: FPGA  單片機  電視碼流  嵌入式系統  衛星  轉發器  

        Altera宣布基于FPGA的加速器支持Intel前端總線

        •   Altera公司宣布,XtremeData在其XD2000i可插入式FPGA協處理器模塊中選用了高性能Stratix® III FPGA,該模塊支持Intel的前端總線(FSB)?;贗ntel Xeon處理器的服務器采用這一高性能計算方案后,能夠進一步增強處理能力。該模塊可直接插入雙插槽或者四插槽服務器的處理插槽中。與單個處理器相比,其加速性能提高了10倍到100倍,同時降低了系統總功耗。   XtremeData公司CEO Ravi Chandran評論說:“在高性能計算市場應用中,St
        • 關鍵字: Altera  FPGA  Intel  單片機  加速器  前端總線  嵌入式系統  

        利用Altera增強型配置片實現FPGA動態配置

        • 1. 引言 在當今復雜數字電路設計中,大多采用以"嵌入式微控制器+FPGA"為核心的體系結構此體系結構中FPGA配置效率和靈活性的差異影響了產品的開周期和產品升級的易施性。傳統的FPGA配置方案(例如調試階段的專用下載電纜方式。成品階段的專用配置片方式)在成本、效率、靈活性方面都存在著明顯不足。針對這樣的實際問題,基于嵌入式微控制器與FPGA廣泛共存于復雜數字系統的背景,借鑒軟件無線電"一機多能"的思想,提出了一種對現有傳統FPGA配置方案硬件電路稍做調整并增加部分軟件功能。即可實現FPGA動態配置的方
        • 關鍵字: Altera  FPGA  單片機  配置  嵌入式系統  

        JPEG2000中嵌入式塊編碼的FPGA設計

        • 隨著多媒體市場的迅猛發展,百萬像素的數碼相機、各種功能強大的彩屏手機等數字消費產品逐漸普及。這些多媒體應用均需要處理高質量、高分辨率的大圖像,這對存儲介質的容量和傳輸信道的帶寬都提出了新要求。圖像壓縮的國際標準JPEG已不能滿足這些新的要求,而且它在低碼率時還存在著方塊效率。因此,從1997年開始,JPEG委員會就致力于開發新的靜態圖像壓縮標準JPEG2000,并在2000年8月形成了最終經濟核草案,在2000年12月使其成為了國標標準。     JPEG2000相比JPE
        • 關鍵字: FPGA  JPEG2000  單片機  嵌入式系統  

        賽靈思在中國IDF上展示全球性能最高的FPGA 加速模塊

        •   賽靈思公司今天宣布將在本周舉辦的中國英特爾信息技術峰會( Intel Developer Forum China)上展示全球性能最高的FPGA加速模塊。賽靈思計算加速平臺(ACP)采用基于FPGA的加速模塊滿足Intel基于FPGA的前端總線(FSB) 的要求并且展示了完全支持FSB的可插入Intel Xeon CPU插槽的Virtex-5 FPGA 模塊。        賽靈思將展示通過Intel FSB總線在系統存儲器和最新的65nm Virtex&n
        • 關鍵字: FPGA  IDF  單片機  嵌入式系統  賽靈思  模塊  

        Harris新視頻廣播路由器線路選用Altera Stratix II GX FPGA

        •   Altera公司宣布,Harris公司在最近推出的Platinum™視頻廣播路由器線路中采用了Stratix® II GX開發套件和3Gbps串行數字接口(SDI)知識產權(IP) MegaCore®功能,使其開發時間縮短了幾個月。   Harris廣播通信部總裁Tim Thorsteinson評論說:“Altera的SDI解決方案幫助我們節省了工程時間,保證了高清晰信號完整性。Altera為我們提供全面的開發支持,包括高質量MegaCore,提高了我們工程團隊的效能,使
        • 關鍵字: Altera  FPGA  Stratix  單片機  嵌入式系統  

        賽靈思推出65nm FPGA Virtex-5的PCI Express開發套件

        • 賽靈思公司宣布推出基于業界第一個列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開發套件。包括一個開發套件和協議包文件在內的完全解決方案可幫助設計人員加快1-8路 PCIe 應用的設計,可幫助客戶加快通信和網絡、視頻和廣播、存儲和計算、工業以及航空和國防等多種市場應用的產品速度。該開發套件為設計人員評估并放心地利用賽靈思PCI Express端點模塊完成設計提供了所需要的一切。 賽靈思Virtex-5 FPGA內建PCI Express端點模塊和低功耗3.2G
        • 關鍵字: 65nm  FPGA  Virtex-5  單片機  嵌入式系統  賽靈思  

        將低成本FPGA用于視頻和圖像處理

        • FPGA已經存在了十幾年的時間,在傳統概念中,FPGA價格昂貴,設計門檻較高,多用于通信和高端工業控制領域。最近幾年,低成本FPGA不斷推陳出新。半導體工藝的進步不僅帶來FPGA成本的降低,還使其性能顯著提升,同時不斷集成一些新的硬件資源,比如內嵌DSP塊、內嵌RAM塊、鎖相環(PLL)、高速外部存儲器接口(DDR/DDR2)、高速LVDS接口等。在Altera公司90nm的Cyclone II FPGA內部,還可以集成一種軟處理器Nios II及其外設,它是目前FPGA中應用最為廣泛的軟處理器系統。
        • 關鍵字: FPGA  單片機  嵌入式系統  視頻  圖像處理  

        簡化FPGA測試和調試

        • 引言   隨著FPGA的設計速度、尺寸和復雜度明顯增長,使得整個設計流程中的驗證和調試成為當前FPGA系統的關鍵部分。獲得FPGA內部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調試和檢驗變成設計周期中最困難的流程。另一方面,幾乎當前所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速的向高速串行接口的方向發展,FPGA也不例外,每一條物理鏈路的速度從600Mbps到高達10Gbps,高速IO的測試和驗證更成為傳統專注于FPGA內部邏輯設計的設計人
        • 關鍵字: FPGA  測量  測試  
        共6874條 440/459 |‹ « 438 439 440 441 442 443 444 445 446 447 » ›|

        flash fpga介紹

        您好,目前還沒有人創建詞條flash fpga!
        歡迎您創建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 平潭县| 丰原市| 淮北市| 米脂县| 双流县| 建宁县| 沙坪坝区| 洪江市| 宜君县| 乐亭县| 太湖县| 建宁县| 嘉定区| 华安县| 舒兰市| 敦化市| 桃源县| 新乡县| 潍坊市| 湖州市| 阿巴嘎旗| 巴楚县| 富源县| 武隆县| 苍南县| 阿图什市| 东方市| 巴林右旗| 伊宁市| 平潭县| 楚雄市| 汪清县| 中山市| 通化市| 鹿邑县| 宁远县| 江口县| 当雄县| 嘉义市| 昌图县| 招远市|