dsp+fpga 文章 最新資訊
一種基于FPGA的B超數(shù)字波束形成技術(shù)

- 論述了一種運(yùn)行在FPGA芯片上應(yīng)用于B超的全數(shù)字波束形成技術(shù)。采用孔徑變跡、幅度加權(quán)變跡和動態(tài)變跡相結(jié)合的綜合變跡技術(shù)和動態(tài)聚焦技術(shù),兩種技術(shù)均形成直觀的數(shù)學(xué)模型,在FPGA上的實現(xiàn)方法類似,先將數(shù)學(xué)模型數(shù)字化,然后計算出數(shù)據(jù)表存入ROM,運(yùn)行時將ROM中提取的數(shù)據(jù)與輸入數(shù)據(jù)進(jìn)行運(yùn)算,即可得到預(yù)期的輸出數(shù)據(jù)。在Matlab仿真和樣機(jī)測試中達(dá)到了很好的抑制旁瓣和動態(tài)聚焦效果,提高了波束形成的精度。
- 關(guān)鍵字: FPGA 數(shù)字波束 201202
G.723.1標(biāo)準(zhǔn)算法在DSP上的優(yōu)化
- G.723.1標(biāo)準(zhǔn)算法在DSP上的優(yōu)化,1 引言 G.723.1是刪組織于1996年推出的一種低碼率的語音編碼算法標(biāo)準(zhǔn),也是目前該組織頒布的語音壓縮標(biāo)準(zhǔn)中碼率最低的一種標(biāo)準(zhǔn)。G.723.1主要用于對語音及其它多媒體聲音信號的壓縮,目前在一些數(shù)字音視頻傳輸、高
- 關(guān)鍵字: 優(yōu)化 DSP 算法 標(biāo)準(zhǔn) G.723.1
數(shù)字信號處理器(DSP)在電源產(chǎn)品設(shè)計上的應(yīng)用
- 1前言利用高性能的數(shù)字信號處理器(DSP)設(shè)計電源,不但能夠減少電路的元器件,而且可以大大增加系統(tǒng)的可靠性...
- 關(guān)鍵字: 數(shù)字信號處理器(DSP) 直流驅(qū)動電源 仿真 芯片ADMC331
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
