首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> asic-to-fpga

        asic-to-fpga 文章 最新資訊

        FPGA工程師手記:FPGA系統(tǒng)設(shè)計(jì)黃金法則

        • 不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵
        • 關(guān)鍵字: FPGA  工程師  系統(tǒng)設(shè)計(jì)    

        FPGA工程師應(yīng)如何挑選ADC和DAC

        • 將具有信號處理功能的FPGA與現(xiàn)實(shí)世界相連接,需要使用模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器(DAC)一旦執(zhí)行特定任務(wù),F(xiàn)PGA系統(tǒng)必須與現(xiàn)實(shí)世界相連接,而所有工程師都知道現(xiàn)實(shí)世界是以模擬信號而非數(shù)字信號運(yùn)轉(zhuǎn)的。這意味著需要
        • 關(guān)鍵字: FPGA  ADC  DAC  工程師    

        美高森美推出線性調(diào)節(jié)器擴(kuò)展抗輻射產(chǎn)品組合

        • 致力于提供功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC)為其抗輻射(radiation-hardened)解決方案產(chǎn)品組合增添兩款用于航天、商業(yè)航空和國防應(yīng)用的全新超低壓降(Ultra-low dropout, ULDO)線性負(fù)載點(diǎn)(POL)調(diào)節(jié)器。
        • 關(guān)鍵字: 美高森美  FPGA  

        采用FPGA實(shí)現(xiàn)多種類型的數(shù)字信號處理濾波器

        • 濾波器是任何信號處理系統(tǒng)的關(guān)鍵組成部分,隨著現(xiàn)代應(yīng)用的日趨復(fù)雜,濾波器設(shè)計(jì)的復(fù)雜程度也日益提高。采用 FPGA 設(shè)計(jì)和實(shí)現(xiàn)的高性能濾波器的能力是模擬方法所望塵莫及的。另外,采用FPGA 設(shè)計(jì)的數(shù)字濾波器可以避免模
        • 關(guān)鍵字: FPGA  數(shù)字信號處理  濾波器    

        Xilinx UltraScale?:為您未來架構(gòu)而打造的新一代架構(gòu)

        • Xilinx UltraScale? 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。
        • 關(guān)鍵字: Xilinx  UltraScale  ASIC  存儲器  

        基于FPGA的視頻圖像分割技術(shù)設(shè)計(jì)與應(yīng)用

        • 數(shù)字硬盤錄像機(jī)是一種性價(jià)比很高的視頻監(jiān)控解決方案,具有對圖像/語音進(jìn)行長時(shí)間錄像、錄音、遠(yuǎn)程監(jiān)控和控制...
        • 關(guān)鍵字: DSP  FPGA  視頻編碼器  

        Digilent Nexys3 FPGA開發(fā)板評測(三)

        •   演示程序   設(shè)計(jì)工具對于選擇FPGA進(jìn)行設(shè)計(jì)是非常重要的一個部分,Xilinx公司提供了強(qiáng)大的集成設(shè)計(jì)工具ISE Design Suite。Spartan-6系列FPGA芯片也是適用于Xilinx所倡導(dǎo)的目標(biāo)設(shè)計(jì)平臺,豐富的IP資源是設(shè)計(jì)變得更加靈活、方便。Digilent也提供了豐富的Demo程序和參考設(shè)計(jì),可以在其官網(wǎng)免費(fèi)下載。   本文的演示程序分為兩種版本,分別基于ISE和EDK??梢粤私馊绾卧贗SE環(huán)境下進(jìn)行FPGA的設(shè)計(jì)以及如何用EDK搭建系統(tǒng)平臺。該演示程序主要是如何控制N
        • 關(guān)鍵字: Digilent  FPGA  

        基于GPS的恒溫晶振頻率校準(zhǔn)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

        • 針對目前廣泛對高精度頻率源的需求,利用FPGA設(shè)計(jì)一種恒溫晶振頻率校準(zhǔn)系統(tǒng)。系統(tǒng)以GPS接收機(jī)提供的秒脈沖信號為基準(zhǔn)源,通過結(jié)合高精度恒溫晶振短期穩(wěn)定度高與GPS長期穩(wěn)定特性好、跟蹤保持特性強(qiáng)的優(yōu)點(diǎn),設(shè)計(jì)數(shù)字鎖相環(huán)調(diào)控恒溫晶振的頻率。詳細(xì)闡述系統(tǒng)的設(shè)計(jì)原理及方法,測試結(jié)果表明,恒溫晶振的頻率可快速被校準(zhǔn)到10 MHz,頻率偏差小于0.01Hz,具有良好的長期穩(wěn)定性,適合在多領(lǐng)域中作為時(shí)間頻率的標(biāo)準(zhǔn)。
        • 關(guān)鍵字: 頻率校準(zhǔn)  恒溫晶振  數(shù)字鎖相環(huán)  FPGA  

        從FPGA的制程競賽看英特爾與Fabless的后續(xù)變化

        •   在Altera宣布進(jìn)入采用英特爾的14奈米三閘極電晶體制程后,賽靈思(Xilinx)也不甘示弱,宣布進(jìn)入全新的產(chǎn)品線進(jìn)入臺積電(TSMC)20奈米的投片時(shí)程,并于今年第四季取得少量樣本,明年第一季正式進(jìn)入量產(chǎn)時(shí)程。   然而,同樣也是采取臺積電的20奈米制程,Altera旗下的Arria10FPGA,則是在2014年初提供樣本販?zhǔn)?,單以臺積電的20奈米制程的進(jìn)度上來說,Altera落后賽靈思約有一季的時(shí)間。但相對的,Altera在14奈米三閘極電晶體制程,向英特爾靠攏,將于今年提供測試晶片。就這方面
        • 關(guān)鍵字: Altera  FPGA  

        Xilinx首個ASIC級UltraScale可編程架構(gòu)-常見問題

        • 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品?
        • 關(guān)鍵字: 賽靈思  UltraScale  ASIC  

        Xilinx首個ASIC級可編程架構(gòu)20nm All Programmable器件開始投片

        • All Programmable FPGA、SoC和3D IC的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )日前宣布,延續(xù)28nm工藝一系列行業(yè)創(chuàng)新,在20nm工藝節(jié)點(diǎn)再次推出兩大行業(yè)第一:投片半導(dǎo)體行業(yè)首款20nm器件,也是可編程邏輯器件(PLD)行業(yè)首款20nm All Programmable器件;發(fā)布行業(yè)第一個ASIC級可編程架構(gòu)UltraScale?。
        • 關(guān)鍵字: 賽靈思  ASIC  UltraScale  

        三原則助力FPGA系統(tǒng)設(shè)計(jì)

        •   一.面積與速度的平衡互換原則   這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,F(xiàn)PGA設(shè)計(jì)的工作頻率是不固定的,而是和設(shè)計(jì)本身的延遲緊密相連)。 在實(shí)際設(shè)計(jì)中,使用最小的面積設(shè)計(jì)出最高的速度是每一個開發(fā)者追求的目標(biāo),但是“魚和熊掌不可兼得”,取舍之間展示了一個開發(fā)者的智慧。   1.速度換面積   速度優(yōu)勢可以換取面積的節(jié)約。面積越小,就意味著可以用更低的成本來實(shí)現(xiàn)產(chǎn)品的功能。速度換面積的
        • 關(guān)鍵字: FPGA  DSP  

        Xilinx UltraScale 架構(gòu)—業(yè)界首款A(yù)SIC級All Programmable架構(gòu)

        • 現(xiàn)在,人們需要采用一種創(chuàng)新型架構(gòu)來管理數(shù)百Gbps的系統(tǒng)性能,以實(shí)現(xiàn)全線速下的智能處理能力,并擴(kuò)展至Tb級性能和每秒10億次浮點(diǎn)運(yùn)算水平。
        • 關(guān)鍵字: 賽靈思  DSP  ASIC  UltraScale  RAM  

        避免下一個雄心勃勃的產(chǎn)品發(fā)布遭遇擱淺

        • 工業(yè)、航空航天和國防系統(tǒng)中常見之 24V 至 28V 中間總線與新式數(shù)字處理器之輸入電源電壓之間不斷加大的差距帶來了設(shè)計(jì)風(fēng)險(xiǎn),有可能輕易導(dǎo)致系統(tǒng)故障、有毒煙霧甚至更加糟糕的火災(zāi)。
        • 關(guān)鍵字: 凌力爾特  FPGA  

        常見問題解答:賽靈思采用首個ASIC級UltraScale可

        • 1. 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品? 賽靈思宣布20nm兩項(xiàng)新的行業(yè)第一,延續(xù)28nm工藝節(jié)點(diǎn)上一系列業(yè)界創(chuàng)新優(yōu)勢: middot; 賽靈思宣布開始投片半導(dǎo)體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
        • 關(guān)鍵字: UltraScale  ASIC  賽靈思  可編程    
        共6809條 191/454 |‹ « 189 190 191 192 193 194 195 196 197 198 » ›|

        asic-to-fpga介紹

        您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
        歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        ASIC-to-FPGA    樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 马鞍山市| 柳河县| 乌海市| 肥东县| 财经| 陆良县| 衡水市| 琼结县| 吉木乃县| 阜阳市| 寻乌县| 丹江口市| 宜兰县| 宽城| 大厂| 皋兰县| 炎陵县| 南丰县| 苏州市| 葫芦岛市| 游戏| 宁明县| 饶河县| 清河县| 叙永县| 永泰县| 九龙城区| 湘乡市| 奎屯市| 海宁市| 定日县| 张北县| 平顶山市| 碌曲县| 新昌县| 泰宁县| 仙桃市| 那坡县| 青神县| 平塘县| 丁青县|