AMBA BusMatrix和AMBA Designer技術令復雜SoC設計的關鍵階段得以實現自動化和簡化 ARM 公司在于加利福尼亞州圣塔克萊拉市舉行的第二屆ARM開發者年度大會上發布了用于嵌入式系統設計的ARM AMBA? BusMatrixTM和AMBA DesignerTM產品。AMBA BusMatrix互連使得系統架構師能夠對性能進行最優化,AMBA Designer工具則對子系統的快速配置提供了可能。 AMBA&
關鍵字:
ARM SoC ASIC
2005年10月18日 芯原微電子獲得ARM多個處理器授權(ARM7TDMI®、ARM922TTM和ARM926EJ-STM),用于消費及汽車電子產品SoC設計服務。這一授權協議將幫助中國IC設計服務公司加快SoC設計速度,滿足消費及汽車電子產品市場的需求。
關鍵字:
ARM 處理器 SoC
毫米波多目標信號發生器通過模擬的方法產生多種類型高精度的雷達多目標回波信號,在實際雷達系統前端不具備的條件下對雷達系統后級進行調試,便于制導武器的性能測試,大大加快新武器的研制進程。毫米波多目標信號產生的關鍵是要求回波信號距離分辨率極高,常規的多目標信號產生方法如使用數字延時線產生多目標之間的延時,其控制不靈活,并且有些延時線需要接ECL電源,使用不方便也增加了設計的復雜度。使用分立元件實現延時則使電路元件過多,電路的穩定性及延時的精確性也會大大降低。本文介紹一種新的產生毫米波雷達模擬器的多目標信號的方法
關鍵字:
FPGA
本文討論的四種常用FPGA/CPLD設計思想與技巧:乒乓操作、串并轉換、流水線操作、數據接口同步化,都是FPGA/CPLD 邏輯設計的內在規律的體現,合理地采用這些設計思想能在FPGA/CPLD設計工作種取得事半功倍的效果。
FPGA/CPLD的設計思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉換、流水線操作和數據接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日后的設計工作,將取得事半功倍的效果!
乒乓操作
關鍵字:
FPGA 嵌入式
利用FPGA 實現大型設計時,可能需要FPGA 具有以多個時鐘運行的多重數據通路,這種多時鐘FPGA 設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數、異步時鐘設計和時鐘/數據關系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線,本文將對這些設計策略深入闡述。
FPGA 設計的第一步是決定需要什么樣的時鐘速率,設計中最快的時鐘將確定FPGA 必須能處理的時鐘速率。最快時鐘速率由設計中兩個觸發器之間一個信號的傳輸時間P 來決定,如果P 大于時鐘周期T,則當信號在一個觸發
關鍵字:
FPGA 嵌入式
算術編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術編碼的一個重要特點就是可以按分數比特逼近信源熵,突破了Haffman編碼每個符號只不過能按整數個比特逼近信源熵的限制。對信源進行算術編碼,往往需要兩個過程,第一個過程是建立信源概率表,第二個過程是對信源發出的符號序列進行掃描編碼。而自適應算術編碼在對符號序列進行掃描的過程中,可一次完成上述兩個過程,即根據恰當的概率估計模型和當前符號序列中各符號出現的頻率,自適應地調整各符號的概率估計值,同時完成編碼。盡管從編碼效率上看不如已
關鍵字:
FPGA 嵌入式
ARM 公司發布了最新的Cortex-A8TM處理器,它將給消費和低功耗移動產品帶來重大變革,使得最終用戶可以享受到更高水準的娛樂和創新。在于加利福尼亞州圣塔克萊拉市舉行的第二屆ARM®開發者年度大會上發布的ARM Cortex-A8處理器最高能達到2000DMIPS,使它成為運行多通道視頻、音頻和游戲應用的要求越來越高的消費產品的最佳選擇。在65納米工藝下,ARM Cortex-A8處理器的功耗不到300毫瓦,能夠提供業界領先的性能和功耗效率。ARM Cortex-A8處理器第一次為低費用、高容
關鍵字:
ARM
設計了一種基于FPGA的HDLC協議控制系統?該系統可有效利用FPGA片內硬件資源,無需外圍電路,高度集成且操作簡單。重點對協議的CRC校驗及“0”比特插入模塊進行了介紹,給出了相應的VHDL代碼及功能仿真波形圖。
關鍵字:
HDLC FPGA 控制協議
提出了一種基于FPGA和USB的高速數據傳輸、記錄及顯示系統的設計方案,并對其中的低電壓差分信號(LVDS)傳輸方式、FPGA功能模塊以及USB傳輸模塊等進行了介紹。
關鍵字:
FPGA USB 高速數據傳輸 記錄
介紹了應用FPGA技術進行幀同步器設計的實現原理、系統框圖及設計中需要注意的問題,給出了用VHDL描述的幾個模塊的源代碼。
關鍵字:
FPGA 數字復接 系統 幀同步器
全新TrustZone軟件應用程序接口為開發針對多種硬件安全平臺的安全應用提供了開發的、可共用的框架
今天,ARM公司發布了其TrustZone 軟件技術的全新應用程序接口(API)。這一全新的API現在已經可以免費從ARM公司獲得,它能夠使軟件和硬件開發者編寫的單個應用程序可以被應用于在大量設備中使用的不同安全平臺,這些設備包括手機、便攜式媒體播放器、機頂盒及家庭網關。這一全新API的發布將全面降低應用程序的開發時間和成本。
ARM® T
關鍵字:
ARM
突破性的商業模式拓展了現有的ARM代工計劃,可迅速向全世界眾多設計團隊提供ARM7TDMI處理器技術ARM 公司宣布了其全新的DesignStart計劃,將向設計開發者提供基于臺積電(TSMC)、聯華電子(UMC)、中芯國際(SMIC)和特許半導體(Chartered Semiconductor)代工廠技術的ARM7TDMI®處理器技術。這一計劃將利用Artisan®物理IP產品分發的網絡渠道,免費發送ARM7TDMI處理器的DesignStart工具包。這將使得設計團隊能夠
關鍵字:
ARM
基于C的設計方式簡化FPGA/協處理器混合平臺軟硬件協同設計
在最近幾年中日益流行在高性能嵌入式應用中使用現場可編程門陣列(FPGA)。FPGA已經被證明有能力處理各種不同的任務,從相對簡單的控制功能到更加復雜的算法操作。雖然FPGA在某些功能上比設計專用ASIC硬件具有時間和成本上的優勢,但在面向軟件應用中FPGA比傳統處理器和DSP的優勢并沒有體現出來。這很大程度上是由于過去割裂了硬件和軟件開發工具和方法之間的關系。 然而最近FPGA在面向軟件設計工具方面的發展,及器件容量的持續增
關鍵字:
FPGA/協處理器
下一代32位架構:在性能與功能之間尋求平衡
ARM一直致力于以最低的成本 和功耗追求更高的性能。這一努力已經通過連續一代又一代處理器內核的發布得到了實現,每一代新的處理器內核都會引入新的流水線設計、新的指令集以及新的高速緩存結構。這促成了眾多創新移動產品的誕生,并且推動了ARM架構向性能、功耗以及成本之間的完美平衡發展。 ARM合作伙伴對處理器的需求跨度很大,性能要求可能從1MHz~1GHz以上各有不同,指令流水線的設計要求也各有不同,某些低端系統的成本控制非常嚴格,而一些非常復雜的設計需
關鍵字:
ARM
下一代32位架構:在性能與功能之間尋求平衡
ARM一直致力于以最低的成本 和功耗追求更高的性能。這一努力已經通過連續一代又一代處理器內核的發布得到了實現,每一代新的處理器內核都會引入新的流水線設計、新的指令集以及新的高速緩存結構。這促成了眾多創新移動產品的誕生,并且推動了ARM架構向性能、功耗以及成本之間的完美平衡發展。 ARM合作伙伴對處理器的需求跨度很大,性能要求可能從1MHz~1GHz以上各有不同,指令流水線的設計要求也各有不同,某些低端系統的成本控制非常嚴格,而一些非常復雜的設計需
關鍵字:
ARM
arm+fpga介紹
您好,目前還沒有人創建詞條arm+fpga!
歡迎您創建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473