新聞中心

        EEPW首頁 > 嵌入式系統 > 業界動態 > Tensilica宣布支持Avnet Xilinx Virtex-4 LX200高速硬件處理器仿真開發工具包

        Tensilica宣布支持Avnet Xilinx Virtex-4 LX200高速硬件處理器仿真開發工具包

        作者: 時間:2008-02-13 來源:電子產品世界 收藏

          Tensilica日前宣布,對Avnet 的Xilinx Virtex-4 LX200開發工具包進行支持,使其可進行Xtensa可配置處理器和鉆石系列標準處理器高速的、基于硬件的仿真。目前軟件開發工程師可在符合成本效益Avnet LX60板子和高容量Avnet LX200板子之間進行選擇,實現加速軟件設計、調試和程序優化過程。

        本文引用地址:http://www.104case.com/article/78749.htm

          Tensilica市場副總裁Steve Roddy表示,“在復雜片上系統設計中,設計團隊需要盡可能并行完成跟硬件開發一樣多的軟件開發工作。相比使用軟件仿真方法,通過在一塊Avnet FPGA板上模擬Tensilica處理器,軟件工程師可以顯著地縮短開發周期。”

          Tensilica軟件開發工程師工具包(SDKs), 包括一個IDE(Xtensa Xplorer™集成設計開發環境),代碼開發工具鏈和Tensilica指令集仿真器(ISS)。該工具包可與上述任一款Avnet FPGA板緊密工作。該軟件工具包括的庫可使軟件開發工程師使用標準C語言庫函數,諸如打印到主機、及從主機硬盤讀/寫。

          Tensilica處理器幫助設計工程師最大限度利用Avnet Virtex-4開發包優點來匯集大量基于硬件分析信息,從而得到程序執行分析文件,快速指出執行熱點。該分析可在Tensilica Xtensa Xplorer IDE中圖形化顯示出來。

          通過反饋編譯,開發工程師能設置標志位,從而搜集在Avnet Xilinx開發包板子執行分支程序(循環、跳轉等)次數統計數據。然后Xtensa C/C++編譯器利用實時產生統計數據對程序進行重新編譯:

          (a)通過將執行頻率最高分支程序放置在直線代碼中對速度進行優化;

          (b)通過將執行頻率低程序針對代碼大小而不是速度進行編譯來優化代碼大小;

          此種基于反饋編譯方法可提高應用程度速度5%-15%,減少代碼大小達15%。

          另外,板上以太網(Ethernet)接口使其適合運行如Linux一樣的操作系統、和相關聯TCP/IP堆棧和網絡文件系統。



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 泽普县| 淮阳县| 连江县| 凤翔县| 仲巴县| 分宜县| 广元市| 曲周县| 兴山县| 阳春市| 镇安县| 南城县| 上虞市| 旌德县| 孙吴县| 大同市| 潞西市| 肥东县| 灌南县| 普洱| 江口县| 大田县| 金湖县| 荃湾区| 内乡县| 响水县| 临沧市| 鹤岗市| 康乐县| 瓦房店市| 石柱| 大洼县| 浦江县| 绥宁县| 洛南县| 志丹县| 涟水县| 岢岚县| 开鲁县| 太谷县| 辽中县|