新聞中心

        EEPW首頁 > EDA/PCB > 新品快遞 > LSI邏輯推出應用于ASIC和RapidChip平臺ASIC設計的低功耗SATA核

        LSI邏輯推出應用于ASIC和RapidChip平臺ASIC設計的低功耗SATA核

        ——
        作者:eaw 時間:2005-05-31 來源:eaw 收藏

         

        本文引用地址:http://www.104case.com/article/6277.htm

        邏輯的SATA-IO與主機端和設備端的內核 IP相適應,可以很容易地集成到當前領先生產商的SOC(system-on-chip)設計當中
         已在硅片上得到驗證的邏輯的SATA解決方案可以使用戶以更短的設計周期、更低的風險來達到產品更快面市(faster time-to-market)的目的

        邏輯近日宣布,其CoreWare® IP中又增加了一款SATA核,該SATA核為LSI邏輯的用戶提供了一款高性能的存儲接口,可以很容易地集成到基于單元的AS或RapidChip®平臺的AS中。LSI邏輯的SATA核已預先在硅片上得到驗證,并兼容SATA II規范,它大大縮短了存儲系統、消費電子、辦公自動化等產品的開發時間,并降低了產品開發的風險。

         “SATA作為ATA下一階段的技術 正被迅速應用,它提供了更強大的可量測性(scalability)、更簡單的安裝和更快的性能,并保持了對現有并行ATA設備的向后兼容,”IDC半導體研究部的項目經理Sean Lavey說,“在未來幾年內I/O速度將達到6Gbps ,SATA將很快能充分滿足整個市場對高端企業級服務器的需求。”

        LSI邏輯的SATA核IP可以被集成以滿足設備端或主機端系統的需要,該SATA核的模塊化設計(modular design)包括:物理層(physical layer ,PHY)、鏈路層(link layers)以及傳輸層(transport layers),并用一個數據緩沖管理器接口來實現與應用層的互操作,LSI邏輯的GigaBlaze® SerDes核已被優化設計用于物理層以滿足高速協議的需要,而SATA核則在GigaBlaze SerDes支持1.5 Gbps 和 3.0 Gbps操作中起著關鍵作用,它還允許定制frame/FIS的產生和接收,實現設備的靈活操作。


         “LSI邏輯的SerDes和串行協議技術(serial protocols expertise)通過業界領先的GigaBlaze 收發器核已經跨越了五代技術,”LSI邏輯存儲和計算定制解決方案部的市場和產品研發總監Rod Bowman說,“該技術在解決互操性方面起著關鍵作用,同時對SATA核也是更加有效的。該全功能核可以幫助用戶實現空前的率先面市時間和更低的風險。”



        關鍵詞: LSI EDA IC設計

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 遂昌县| 土默特左旗| 青川县| 那曲县| 虞城县| 大荔县| 乐清市| 改则县| 延川县| 灌云县| 宁乡县| 田阳县| 福海县| 延庆县| 拜泉县| 玉环县| 常德市| 武穴市| 靖安县| 西林县| 孟津县| 获嘉县| 满洲里市| 弋阳县| 涿鹿县| 自治县| 金川县| 安徽省| 和政县| 靖西县| 穆棱市| 广州市| 铁力市| 濮阳县| 内江市| 赤水市| 五大连池市| 合阳县| 凤阳县| 新沂市| 郑州市|