新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 新思科技VCS多核技術使驗證速度提升兩倍

        新思科技VCS多核技術使驗證速度提升兩倍

        作者: 時間:2009-04-07 來源:網絡 收藏

        全球領先的半導體設計與制造的軟件和知識產權(IP)供應商(Nasdaq:SNPS)今天發布了 ?功能解決方案中的多核技術,?是同期發布的Discovery?平臺的一個關鍵組成部分。多核技術通過對多核CPU處理能力的駕馭,能夠把性能提升兩倍;這項新技術是通過將耗時的計算處理動態地分配至多個內核來突破芯片驗證的瓶頸,從而提高驗證的速度。VCS多核技術是將并行計算技術與業界領先的Native Testbench (NTB)編譯器結合起來,滿足大型設計驗證工作的性能需求。這一性能的提升可以幫助驗證團隊很好地應對在日益復雜的設計中所面臨的驗證挑戰,達到首次流片成功效果。

        “我們從VCS的創新性優化中不斷受益,”AMD公司專業驗證中心總監Paul Tobin評價:“當我們的工程師們在設計中集成更多的內核、在設計的性能、功耗和虛擬化之間尋找最佳平衡點的時候,我們的驗證團隊正是依靠VCS多核技術擁有的高速驗證能力來在基于四核AMD Opteron處理器的服務器上來驗證這些復雜設計的。”

        應用和設計并行性

        采用SystemVerilog促使設計者能夠利用更多更先進的設計技術,例如約束隨機Testbench、斷言和覆蓋率分析等。引領著NTB優化工作,通過本征地(natively)編譯上述技術,在單核芯片上性能能夠提升5倍。采用新型多核技術,VCS解決方案把NTB優化應用到多核CPU上,并行處理整個驗證環境,使性能達到最大化。這不僅包括testbench、斷言、覆蓋率和調試這些驗證應用,還包括待測設計(DUT)。設計層面并行性(DLP) 讓一個用戶能夠同時模擬一個核的多個實例(instance)、一個大型設計的多個部分、或者以上兩者的結合。應用層面并行性(ALP)可以讓設計者在多核上同時運行testbenches、斷言、覆蓋率和調試功能。DLP和ALP的結合優化了多核CPU上的VCS性能。

        “新思科技一直致力于開發創新的優化技術,推動性能的提升。”新思科技高級副總裁兼驗證部門總經理Manoj Gandhi表示,“VCS多核技術構建于非常成功的Roadrunner、 Radiant和Native Testbench優化技術,能夠應對現代驗證工作中快速增長的需求。這一新技術也為新思科技為多核計算平臺提供更多創新奠定了一個堅實的基礎。”

        上市

        VCS功能驗證解決方案的多核技術目前已經進入Beta階段,預期將于2009年第三季度進入產品版本。



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 策勒县| 贵定县| 寿阳县| 铜陵市| 克山县| 大邑县| 嘉祥县| 遵义县| 澄江县| 甘德县| 安平县| 怀来县| 保定市| 佛教| 徐水县| 马边| 仲巴县| 涪陵区| 微山县| 万荣县| 泽库县| 平远县| 金湖县| 皋兰县| 兴宁市| 富裕县| 剑川县| 辉南县| 新乐市| 阜阳市| 黔西县| 平遥县| 泸溪县| 景泰县| 滕州市| 井研县| 剑河县| 玛纳斯县| 河曲县| 江阴市| 淳安县|