新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 對基于FPGA的作戰系統時統的研究與設計

        對基于FPGA的作戰系統時統的研究與設計

        作者: 時間:2009-12-23 來源:網絡 收藏

          其中CLK(時鐘)、RST(復位)、A(外部授時信號)、B(自產生信號)為輸入信號。Y為輸出信號,即中斷信號。仿真結果如圖4所示。

        仿真結果

          4 時間精度

          外部授時信號大多為1秒周期的秒脈沖信號,這時系統獲得的時間只能精確到秒。在需要獲得精確度更高的時間信息時,可利用中的計數器等來實現設計。見下面所示:

        程序

        程序



        關鍵詞: FPGA 作戰系統 時統

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 岗巴县| 天水市| 大同县| 体育| 马公市| 谷城县| 南华县| 连江县| 武功县| 都兰县| 武威市| 饶河县| 隆回县| 咸丰县| 鄢陵县| 南阳市| 许昌市| 义马市| 天台县| 广水市| 辽中县| 元氏县| 井研县| 温州市| 黄陵县| 烟台市| 迁安市| 确山县| 山东| 昌乐县| 和硕县| 上杭县| 肃北| 垦利县| 五华县| 轮台县| 女性| 行唐县| 满洲里市| 安福县| 长葛市|