新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于計數器的隨機單輸入跳變測試序列生成

        基于計數器的隨機單輸入跳變測試序列生成

        作者: 時間:2010-09-01 來源:網絡 收藏

        基于計數器的隨機單輸入跳變測試序列生成

          首先將移位寄存器SR初始化為(0,0,0,…,0),用使能信號將觸發器(FF)置“1”,FF和SR都由公共的測試時鐘信號Clock所控制,在(n+1)時鐘周期內SR產生的測試向量為:{(0,0,0,…,0),(1,0,0,…,0),(1,1,0,…,0),(1,1,1,…,0),…(1,1,1,…,1)}。在下一個時鐘信號到來時“與”門使SR的第一級為“0”,經過n個時鐘脈沖后,SR的輸出為{(0,1,1,…,1),(0,0,1,…,1),(0,0,0,…,1),…,(0,0,0,…,0)},然后周而復始繼續重復以上過程。

          初始化后,在(2n+1)個時鐘周期內Counter的輸出保持穩態,而SR產生(2n+1)個不同的測試向量,在信號Counter-Clock的作用下,SR與Counter作“對應位的異或運算”,可產生(2n+1)個單輸入變化(SIC)測試向量。可用于對集成電路的

          3 實驗驗證

          為了驗證RSIC測試序列可以降低測試期間的功耗,用Xilinx公司的專用功耗分析工具——XPower對上述譯碼器進行功耗分析實驗。

          實驗中選用的FPGA是spartan3系列的xc3s400,其封裝形式為tq144,速度等級為-6,直流電源電壓為3.3 V,最大時鐘頻率為50 MHz。

          在不同時鐘頻率下,對CC4028譯碼器邏輯主電路分別施加如圖2所示的偽隨機全測試序列(MSIC)和如圖3所示的隨機單輸入跳變(RSIC)測試序列,測得的平均動態功耗如表1所示。

        基于計數器的隨機單輸入跳變測試序列生成

        基于計數器的隨機單輸入跳變測試序列生成

        基于計數器的隨機單輸入跳變測試序列生成

        塵埃粒子計數器相關文章:塵埃粒子計數器原理


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 富裕县| 阳西县| 兰溪市| 峨山| 贵德县| 元谋县| 东平县| 汪清县| 综艺| 十堰市| 曲松县| 汽车| 泗阳县| 紫阳县| 高邮市| 灵宝市| 太康县| 武隆县| 措美县| 佛山市| 洛宁县| 姜堰市| 友谊县| 柳林县| 浮山县| 巴东县| 扶余县| 曲阳县| 永宁县| 仪陇县| 余姚市| 同仁县| 五华县| 视频| 万州区| 大洼县| 东兴市| 平山县| 舟山市| 广宁县| 旺苍县|