新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于計數器的隨機單輸入跳變測試序列生成

        基于計數器的隨機單輸入跳變測試序列生成

        作者: 時間:2010-09-01 來源:網絡 收藏

        基于計數器的隨機單輸入跳變測試序列生成

          首先將移位寄存器SR初始化為(0,0,0,…,0),用使能信號將觸發器(FF)置“1”,FF和SR都由公共的測試時鐘信號Clock所控制,在(n+1)時鐘周期內SR產生的測試向量為:{(0,0,0,…,0),(1,0,0,…,0),(1,1,0,…,0),(1,1,1,…,0),…(1,1,1,…,1)}。在下一個時鐘信號到來時“與”門使SR的第一級為“0”,經過n個時鐘脈沖后,SR的輸出為{(0,1,1,…,1),(0,0,1,…,1),(0,0,0,…,1),…,(0,0,0,…,0)},然后周而復始繼續重復以上過程。

          初始化后,在(2n+1)個時鐘周期內Counter的輸出保持穩態,而SR產生(2n+1)個不同的測試向量,在信號Counter-Clock的作用下,SR與Counter作“對應位的異或運算”,可產生(2n+1)個單輸入變化(SIC)測試向量。可用于對集成電路的

          3 實驗驗證

          為了驗證RSIC測試序列可以降低測試期間的功耗,用Xilinx公司的專用功耗分析工具——XPower對上述譯碼器進行功耗分析實驗。

          實驗中選用的FPGA是spartan3系列的xc3s400,其封裝形式為tq144,速度等級為-6,直流電源電壓為3.3 V,最大時鐘頻率為50 MHz。

          在不同時鐘頻率下,對CC4028譯碼器邏輯主電路分別施加如圖2所示的偽隨機全測試序列(MSIC)和如圖3所示的隨機單輸入跳變(RSIC)測試序列,測得的平均動態功耗如表1所示。

        基于計數器的隨機單輸入跳變測試序列生成

        基于計數器的隨機單輸入跳變測試序列生成

        基于計數器的隨機單輸入跳變測試序列生成

        塵埃粒子計數器相關文章:塵埃粒子計數器原理


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 石城县| 河间市| 紫金县| 花莲县| 平利县| 武陟县| 洛南县| 金华市| 桓台县| 株洲县| 西宁市| 深水埗区| 峡江县| 三原县| 大方县| 江陵县| 德兴市| 武鸣县| 义乌市| 泰来县| 泽普县| 崇文区| 重庆市| 曲靖市| 京山县| 新乐市| 马尔康县| 敦化市| 台北市| 卢湾区| 丹寨县| 偏关县| 自治县| 迭部县| 宁海县| 扬中市| 德江县| 萨迦县| 北川| 应用必备| 淄博市|