新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的仿真系統數據采集控制器IP核設計

        基于FPGA的仿真系統數據采集控制器IP核設計

        作者: 時間:2010-09-02 來源:網絡 收藏

          4 仿真與驗證

          本文選用Altera公司的Cyclone系列的EP1C12240C8器件,并在Quartus7.2環境下采用VHDL語言實現前述IP 核的方案設計。設計完成后,利用SoPC Builder對其進行功能仿真和時序分析。在仿真測試中,以按鍵模擬實際開關動作;以數碼顯示器數值變化模擬實際儀器儀表或傳感器動作,分別對該的發送和接收功能進行仿真測試。

          本發送功能仿真測試所得波形如圖7所示。系統的時鐘允許信號ClockEna有效后,系統寄存器有效信號MemoEna及寄存器讀信號MemoRd相繼變為有效,系統在IP 核處理邏輯給出發送信號SdEna之后開始發送寄存器中讀出的數據。在此過程中,不斷檢測發送完成信號DataEND及超時控制信號Timechip,如DataEND有效則停止發送,如前述兩信號同時有效或直到Timechip信號變為有效,則停止本次發送,向IP 核處理邏輯反饋重發信號Retry。同理,IP 核接收功能仿真測試所得波形如圖8所示。通過分析波形可以得出,IP 核處理過程與前述功能邏輯設計一致。

        基于FPGA的仿真系統數據采集控制器IP核設計

          本文提出了一種與控制系統軟IP核的設計方案,對其采用VHDL語言描述實現,并進行了功能仿真測試。經測試證明,該方案能滿足設計要求,且成本較低,處理邏輯簡單,可方便地移植到多種大型的工業模擬中,應用前景廣泛。

          參考文獻

          [1] 郭齊勝,董志明,單家元.系統仿真[M].北京:國防工業出版社,2006:24-26.

          [2] ZHANG L,LIN Q,GAY R,et al.An autonomous decentralized multi-server framework for large scale collaborative virtual environment[J].International Journal of Image and Graphics. 2007,7(2):353-375.

          [3] 葛晨陽.基于IP核開發模式的高校集成電路設計發展策略研究[J].中國集成電路,2008(8):22-26.

          [4] LUO Y B,ONG S K,CHEN D F,et al.An internet-enabled image and model based virtual machining system[J]. International Journal of Production Research,2002,40(10):2269-2288.

          [5] 吳婷,王敏,周程,等.基于SoPC技術的核信息遠程采集系統[J].電子技術應用,2006,32(3):87-89.

          [6] 譚華,古天龍.Avalon片上總線協議的形式化建模與模型檢驗分析[J].桂林電子科技大學學報,2009,29(2):96-100.

          [7] 廖艷,陳利學,賴春紅,等.基于的等精度頻率計IP Core設計[J].電子技術應用,2007,33(12):21-23.

          [8] 章世華,鄒麗麗,董湘麟,等.智能卡控制器IP核的設計與實現[J].電子技術應用,2009,35(2):46-48.


        上一頁 1 2 3 4 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 宣武区| 襄城县| 定西市| 霍州市| 古交市| 岳阳市| 东城区| 成武县| 盐边县| 清徐县| 铁岭县| 汝城县| 那曲县| 凉山| 达日县| 略阳县| 阳泉市| 右玉县| 赤城县| 迁安市| 酒泉市| 云安县| 东至县| 太原市| 韶关市| 萍乡市| 哈巴河县| 水城县| 新昌县| 原平市| 陇南市| 建湖县| 澄江县| 白城市| 井研县| 白水县| 太康县| 通海县| 武胜县| 兴安盟| 开化县|