新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > Cadence FSP:FPGA-PCB系統化協同設計工具介紹

        Cadence FSP:FPGA-PCB系統化協同設計工具介紹

        作者: 時間:2013-10-09 來源:網絡 收藏

        FPGA System Planner(FSP)是一款完整性高的FPGA-PCB系統化協同。此次主要為大家介紹FPGA System Planner的基本情況,詳見原文。

          在較新的FPGA設計中幾乎有超過千個可編程的I/O引腳,若再包含多個FPGA時,工程師就會遇到初期規劃I/O引腳,并配合后期layout placement時該如何最佳化的瓶頸及困難。OrCAD and Allegro FPGA System Planner便可滿足較復雜的設計及在設計初級產生最佳的I/O引腳規劃,并可透過FSP做系統化的設計規劃,同時整合logic、schematic、PCB同步規劃單個或多個FPGA pin的最佳化及layout placement,借由整合式的界面以減少重復在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節省更多的走線空間或疊構,FSP不僅能加快產品上市時間,還能夠節省設計成本。

          完整性高的FPGA-PCB系統化協同設計工具
        圖1 完整性高的FPGA-PCB系統化協同

          Specifying Design Intent

          在FSP整合工具內可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內的包裝,預先讓我們同步規劃FPGA設計及在PCB的placement。

         在FSP整合工具內可直接由零件庫選取要擺放的零件 

          在設計方面,客戶可直接定義FPGA及其他零件的連線關系,節省在其他工具設計再轉入Schematic、PCB的時間,以目前常應用的DDR2、DDR3、PCI Express設計,皆可透過FSP產生FPGA和memory DIMM或多個FPGA間的連線關系。

          客戶可直接定義FPGA及其他零件的連線關系

          FPGA Device Rules

          FSP的library內包含FPGA models,明定了FPGA vendor 提供的pin腳位的位置及電氣特性。

         Cadence FSP:FPGA-PCB系統化協同設計工具介紹 

        而這些FPGA models可確保設計時會依照FPGA vendor所定義的I/O bank來使用,有了這些定義可以更方便地在此系統中將群組和群組或功能相同的pin做最優化。

          Tight Integration With Design Creation

          FSP可自動產生相對應的DE-CIS、DE-HDL線路圖及零件,客戶也可自訂或一句FPGA的bank自動切割symbol的大小。

         FSP可自動產生相對應的DE-CIS、DE-HDL線路圖及零件



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 华亭县| 双鸭山市| 宣恩县| 灵石县| 岳阳县| 瑞昌市| 长海县| 开远市| 太和县| 从江县| 科技| 大竹县| 绥中县| 大余县| 大英县| 布尔津县| 广平县| 河津市| 北宁市| 集贤县| 新巴尔虎右旗| 安多县| 余庆县| 遂平县| 安丘市| 赤城县| 西乌| 从江县| 金湖县| 晋中市| 贵德县| 仙桃市| 宿松县| 景洪市| 永嘉县| 罗江县| 基隆市| 伊金霍洛旗| 灵丘县| 邹城市| 石屏县|