新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 基于FPGA的通用位同步器設計方案(一)

        基于FPGA的通用位同步器設計方案(一)

        作者: 時間:2013-11-05 來源:網絡 收藏
        ; PADDING-RIGHT: 0px; FONT: 14px/25px 宋體, arial; WHITE-SPACE: normal; ORPHANS: 2; LETTER-SPACING: normal; COLOR: rgb(0,0,0); WORD-SPACING: 0px; PADDING-TOP: 0px; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  根據式(2)和(3),內插濾波器程序實現結構如圖4所示。

          從圖4可以看到,該結構由1個移位器、5個觸發器、 8個相加器、2個乘法器組成,比直接型FIR節省10個乘法器、4個相加器的資源。其中,除以2的運算采用數據移位實現,避免使用除法器。輸入的8位數據 x,計算后得到10位的內插值y 輸出。由于內部所有寄存器經計算后,均采用最小位數,有效地減少了Logic Elements資源的占用。

          Farrow結構實現圖

        濾波器相關文章:濾波器原理


        fpga相關文章:fpga是什么


        濾波器相關文章:濾波器原理


        電源濾波器相關文章:電源濾波器原理


        數字濾波器相關文章:數字濾波器原理
        鎖相環相關文章:鎖相環原理

        上一頁 1 2 3 下一頁

        關鍵詞: FPGA 位同步器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 蒙城县| 宜兰县| 洛南县| 关岭| 凤冈县| 通辽市| 应城市| 宁波市| 郸城县| 元江| 怀来县| 浙江省| 富锦市| 静乐县| 颍上县| 和龙市| 依安县| 宁陕县| 兴安县| 防城港市| 许昌县| 依兰县| 伊宁县| 涟源市| 万荣县| 拉孜县| 云和县| 青铜峡市| 永新县| 施甸县| 涞源县| 松阳县| 来宾市| 山阳县| 霍州市| 凤台县| 泰宁县| 仙桃市| 甘孜县| 家居| 旬邑县|