新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的RS編碼器的設計與實現

        基于FPGA的RS編碼器的設計與實現

        作者: 時間:2009-03-09 來源:網絡 收藏

        3 RS編碼乘法器的Verilog語言描述
        下面以RS(15,9)為例描述有限域的乘法實現思路如下:

        根據上面的式子可以寫出RS(15,9)的6個乘法器。如:與g0相乘的結果


        其余乘法器的描述方法與此類似。完成對乘法域的語言描述,剩下的工作就是對加法器的描述了,由于加法實現比較簡單,這里就不做介紹了。接下來就是控制輸出信息位還是校驗位的開關都是比較好設計的。



        關鍵詞: FPGA RS編碼器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 广汉市| 长武县| 安龙县| 财经| 庄河市| 大同县| 宝山区| 罗江县| 武川县| 都昌县| 北京市| 滁州市| 定陶县| 虹口区| 清镇市| 桃源县| 郴州市| 宁陵县| 桐庐县| 新宾| 池州市| 上饶县| 灵丘县| 丹寨县| 射洪县| 综艺| 剑河县| 聂拉木县| 安远县| 寿阳县| 黄龙县| 临安市| 开阳县| 广灵县| 全椒县| 万年县| 许昌县| 湘阴县| 竹山县| 阳新县| 和平县|