新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的兩路視頻同步播放系統的設計

        基于FPGA的兩路視頻同步播放系統的設計

        作者: 時間:2009-09-02 來源:網絡 收藏

        EP1C6屬于ALTERA公司的Cyclone系列,內含 5980個邏輯單元;內部 RAM大小為 92160bit;支持 LVTTL, LVCMOS, SSTL-2, 和SSTL-3 I/O 標準;支持 66和 33-MHz, 64- and 32-bit PCI 標準;支持高速 640 Mbps) LVDS I/O和低速 (311 Mbps) LVDS I/O;支持311-Mbps RSDS I/O;支持外部存儲器,包括 DDR SDRAM (133 MHz),FCRAM, 和SDRAM;支持 IP核。它具有20塊M4K,可實現乘法器的數量為 7。本采用的封裝形式為 240-Pin PQFP,可用的I/O口為185個。兩路需要近170個I/O口、連接 SDRAM和植入算法,而 EP1C6可以提供足夠多的邏輯單元資源。
        2.2.6 電源電路模塊及其他電路設計播放器控制電路由開關芯片CD4066構成。CD4066芯片是4路雙向 CMOS開關電路,可用于數字和模擬信號的信號傳輸和復用。

        本文引用地址:http://www.104case.com/article/191936.htm

        主控運算電路中的Cyclone EP1C6芯片需要接 3.3V和1.5V兩種電壓,存儲器 HY57V641620HG芯片需要接3.3V電壓, Upd42280芯片和CD4066芯片需要接 5V電壓。所以在設計電源電路部分時考慮需要滿足3.3V、1.5V、5V三種電壓。選擇的電源芯片為固定3.3V和1.5V兩個型號的SPX1587芯片。 SPX1587芯片具有靜態電路低的特點,在滿負載的情況下電壓降僅有1.1V。 3、結論
        本文作者創新點在于應用嵌入式系統解決以往使用 PC機解決的問題。本硬件系統充分考慮到了兩路算法的各種硬件功能需要,進行了各硬件電路模塊的設計、搭建及調試。硬件平臺的基本功能──顯示、采樣及存儲器的控制均達到同步播放算法的要求。


        上一頁 1 2 3 4 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 泾阳县| 双桥区| 宁武县| 资溪县| 德州市| 上林县| 曲周县| 沂水县| 铜陵市| 竹山县| 义马市| 老河口市| 定日县| 景洪市| 江北区| 黔江区| 衡南县| 鄂尔多斯市| 咸丰县| 大同市| 安康市| 章丘市| 博客| 思南县| 江阴市| 定西市| 金湖县| 雅安市| 花莲县| 醴陵市| 六盘水市| 丰原市| 舒兰市| 宜州市| 喀什市| 曲周县| 湾仔区| 岚皋县| 吉木萨尔县| 平罗县| 呼图壁县|