新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA快速A 律壓縮編碼的設(shè)計與實(shí)現(xiàn)

        基于FPGA快速A 律壓縮編碼的設(shè)計與實(shí)現(xiàn)

        作者: 時間:2010-03-29 來源:網(wǎng)絡(luò) 收藏

        4.1狀態(tài)機(jī)(state)

        為了使comp模塊間有序進(jìn)行工作,確保之間數(shù)據(jù)正確穩(wěn)定的傳輸,特引入狀態(tài)機(jī)對各模塊進(jìn)行數(shù)據(jù)讀、寫控制。

        4.2比較單元(compare)


        圖3 comp單元流程圖(段內(nèi)碼單元)


        圖4 comp單元流程圖(段落碼單元)



        關(guān)鍵詞: FPGA 壓縮編碼

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 虹口区| 买车| 延边| 栾川县| 平南县| 图木舒克市| 清镇市| 秦皇岛市| 雅江县| 凤翔县| 九龙城区| 台中市| 阿瓦提县| 洛浦县| 易门县| 青神县| 遂宁市| 当涂县| 池州市| 保德县| 象州县| 万载县| 疏勒县| 靖江市| 大邑县| 绥中县| 越西县| 云霄县| 鄯善县| 集安市| 清丰县| 昭觉县| 柏乡县| 梅河口市| 普定县| 峨眉山市| 九江县| 内乡县| 阳信县| 平邑县| 安溪县|