新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA快速A 律壓縮編碼的設計與實現

        基于FPGA快速A 律壓縮編碼的設計與實現

        作者: 時間:2010-03-29 來源:網絡 收藏

        4.1狀態機(state)

        為了使comp模塊間有序進行工作,確保之間數據正確穩定的傳輸,特引入狀態機對各模塊進行數據讀、寫控制。

        4.2比較單元(compare)


        圖3 comp單元流程圖(段內碼單元)


        圖4 comp單元流程圖(段落碼單元)



        關鍵詞: FPGA 壓縮編碼

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 无为县| 宝丰县| 达拉特旗| 穆棱市| 井研县| 门源| 军事| 东平县| 宁南县| 韶山市| 泸西县| 太康县| 夏津县| 云霄县| 房山区| 丽江市| 三门县| 定襄县| 共和县| 蚌埠市| 普格县| 长寿区| 宣武区| 大冶市| 连南| 康平县| 玉林市| 伽师县| 泗水县| 太康县| 民权县| 全州县| 会同县| 长寿区| 夹江县| 新余市| 万安县| 长子县| 新疆| 清徐县| 岗巴县|