新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的信道化接收機

        基于FPGA的信道化接收機

        作者: 時間:2010-09-13 來源:網絡 收藏


        4 測試結果
        系統輸入測試信號為單頻正弦信號,VPP為1 V,信號經過AD采樣,DDC,信道化后,數據結果經過PCI上傳給PC機作分析和顯示。
        用Microsoft Visual C++6.0制作的界面中:橫坐標是信道號,縱坐標是歸一化功率值(dB),以數據形式顯示的內容有:信號功率最大值對應的信道號、子信道輸出相對于輸入幅度的dB值以及相鄰的兩個信道的dB值。如圖4和圖5所示,輸入信號頻率分別為70 MHz,70.025 MHz,經過信道化后,在對應的信道號上都能輸出譜線,頻率分辨率達到25 kHz。經過多次重復測試,系統對相鄰信道的帶外抑制都達到55 dB以上。

        本文引用地址:http://www.104case.com/article/191580.htm



        5 結論
        該系統主要器件包括AD6645、EP2S60,其中AD6654實現ADC,EP2S60負責系統控制、通信、算法實現,最終來實現了功能。因此,該系統具有高度的靈活性和很強的通用性,可通過軟件的重載或升級完成不同指標要求、不同模式的系統結構。在多板連接時,可以構成一個更大的陣列系統,可以用于DOA和DBF。


        上一頁 1 2 3 下一頁

        關鍵詞: FPGA 信道化接收

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 偃师市| 邯郸县| 三门峡市| 锡林浩特市| 静安区| 西宁市| 成武县| 宜良县| 海门市| 宁安市| 信阳市| 河源市| 兴隆县| 沭阳县| 余干县| 荣昌县| 屯门区| 凤庆县| 库车县| 长兴县| 丽江市| 青河县| 广饶县| 墨竹工卡县| 海淀区| 皮山县| 会理县| 临海市| 顺义区| 封开县| 平定县| 大埔区| 莱阳市| 千阳县| 太谷县| 云和县| 长沙市| 双峰县| 桃园县| 保德县| 邢台县|