新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的信道化接收機

        基于FPGA的信道化接收機

        作者: 時間:2010-09-13 來源:網絡 收藏


        4 測試結果
        系統(tǒng)輸入測試信號為單頻正弦信號,VPP為1 V,信號經過AD采樣,DDC,信道化后,數(shù)據(jù)結果經過PCI上傳給PC機作分析和顯示。
        用Microsoft Visual C++6.0制作的界面中:橫坐標是信道號,縱坐標是歸一化功率值(dB),以數(shù)據(jù)形式顯示的內容有:信號功率最大值對應的信道號、子信道輸出相對于輸入幅度的dB值以及相鄰的兩個信道的dB值。如圖4和圖5所示,輸入信號頻率分別為70 MHz,70.025 MHz,經過信道化后,在對應的信道號上都能輸出譜線,頻率分辨率達到25 kHz。經過多次重復測試,系統(tǒng)對相鄰信道的帶外抑制都達到55 dB以上。

        本文引用地址:http://www.104case.com/article/191580.htm



        5 結論
        該系統(tǒng)主要器件包括AD6645、EP2S60,其中AD6654實現(xiàn)ADC,EP2S60負責系統(tǒng)控制、通信、算法實現(xiàn),最終來實現(xiàn)了功能。因此,該系統(tǒng)具有高度的靈活性和很強的通用性,可通過軟件的重載或升級完成不同指標要求、不同模式的系統(tǒng)結構。在多板連接時,可以構成一個更大的陣列系統(tǒng),可以用于DOA和DBF。


        上一頁 1 2 3 下一頁

        關鍵詞: FPGA 信道化接收

        評論


        相關推薦

        技術專區(qū)

        關閉
        主站蜘蛛池模板: 上虞市| 大城县| 闻喜县| 云林县| 白玉县| 连南| 西吉县| 偏关县| 鲜城| 浑源县| 保亭| 兴仁县| 远安县| 新泰市| 肥西县| 怀来县| 彭阳县| 修水县| 唐山市| 汤阴县| 房产| 樟树市| 嘉黎县| 凤城市| 东兰县| 班戈县| 壶关县| 鄱阳县| 监利县| 六枝特区| 巴里| 宜黄县| 宜都市| 云梦县| 洛阳市| 吉水县| 石家庄市| 虎林市| 抚顺市| 定州市| 南溪县|