新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的高速寬帶跳頻發射機的中頻設計

        基于FPGA的高速寬帶跳頻發射機的中頻設計

        作者: 時間:2010-11-16 來源:網絡 收藏

          2.3.3 并串轉換

          并串轉換通常應用在內部單路串行處理速度不能滿足要求的情況下,需要使用多路并行低速模塊實現高速處理,屬于資源與速度互換的一種應用。本設計需要用800MSPS與DAC接口,而內部最高頻率僅為250M左右,所以在利用并行4路,每路200MSPS,實現串行800MSPS的處理能力。這就需要在輸出時需要進行并串轉換。利用ALTERA提供的LVDS模塊可以很容易的實現并串轉換。

          2.4 測試與驗證

          完成各個模塊設計和仿真驗證后,在頂層文件中調用各個子模塊,實現一個完整的MSK寬帶。在Modelsim中進行功能仿真的波形如圖5所示。


        圖 5 系統Modelsim仿真波形

          圖5中從上到下的信號分別為:碼元輸入 ;差分編碼輸出;串并轉換后I路輸出;串并轉換后Q路輸出;基帶調制后I路輸出,I路內插到4路并行200MS/S數據速率時,其中1路輸出;4路并行NCO,其中1路輸出;MSK調制輸出。

          編譯完成后將程序下載到發射板,使用HP8563e頻譜儀觀察產生信號頻譜,如圖6和圖 7所示。

          圖6為單頻點MSK調制頻譜圖。圖中中心頻率為150MHz,屏幕顯示帶寬為30MHz。從圖中可以看出經成形后的MSK頻譜帶寬為10MHz左右,帶外衰減大于60dB。滿足設計要求。

          圖7為跳頻頻譜圖。跳頻頻率范圍為95MHz ~ 255MHz。其*51個頻點,相鄰頻點中心頻率間隔為3MHz。由于FPGA輸出數據速率為800MSPS,所以工程上可實現320MHz帶寬。


        圖 6MSK單頻點頻譜圖



        圖 7跳頻頻譜圖

          本設計給出一種通用軟件無線電跳頻的硬件平臺,以及基帶和中頻信號處理算法。對于研究FPGA在軟件無線電跳頻發射系統中的應用具有現實意義。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 拜城县| 澎湖县| 云南省| 和静县| 湾仔区| 赣州市| 宁明县| 江城| 都昌县| 离岛区| 沙洋县| 瑞丽市| 仲巴县| 昌宁县| 页游| 镇赉县| 长子县| 鄯善县| 尼玛县| 恩施市| 泰州市| 邢台县| 湾仔区| 巨野县| 沈丘县| 龙井市| 克拉玛依市| 濮阳市| 霍林郭勒市| 五大连池市| 闻喜县| 巫溪县| 金溪县| 临洮县| 芮城县| 许昌县| 浏阳市| 社旗县| 柳州市| 靖边县| 库尔勒市|