新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > π/4-DQPSK差分解調器的數字化FPGA設計與實現

        π/4-DQPSK差分解調器的數字化FPGA設計與實現

        作者: 時間:2011-03-28 來源:網絡 收藏

        j.JPG


        下面是A、B兩路乘法器的LPF輸出:
        h.JPG
        k.JPG

        3 結束語
        π/4-解調算法的所有部分均可由VHDL編程實現。目前,整個過程已經經過功能仿真和時序仿真,并用OUARTUS II進行了綜
        合、映射、布局布線,現已成功下載到Cyclone II中運行。可滿足預期的設計目標。該方案實現簡單,速度快,占用硬件資源少,非常適合工程應用。其軟件和硬件相結合的方法還具有體積小、功耗低、集成度高、可軟件升級、抗干擾能力強等特點,符合未來通信技術發展的方向。

        fpga相關文章:fpga是什么



        上一頁 1 2 3 4 下一頁

        關鍵詞: DQPSK FPGA 差分 解調器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 循化| 山东省| 兴仁县| 泽库县| 溧水县| 屏山县| 樟树市| 西乌珠穆沁旗| 屏东市| 白朗县| 麻城市| 新昌县| 时尚| 德阳市| 肃北| 永靖县| 长乐市| 斗六市| 连城县| 重庆市| 河西区| 正镶白旗| 东源县| 嘉禾县| 庆城县| 彭阳县| 玛多县| 武功县| 萨嘎县| 巫山县| 西充县| 隆回县| 浠水县| 玉山县| 高平市| 拉萨市| 樟树市| 玛纳斯县| 越西县| 林甸县| 张掖市|