新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > π/4-DQPSK差分解調器的數字化FPGA設計與實現

        π/4-DQPSK差分解調器的數字化FPGA設計與實現

        作者: 時間:2011-03-28 來源:網絡 收藏

        摘要:給出了采用設計芯片技術對QPSK進行設計的實現方法。該方法可將中原有的多種專用芯片的功能集成在一片大規??删幊踢壿嬈骷?a class="contentlabel" href="http://www.104case.com/news/listbylabel/label/FPGA">FPGA上,從而實現了高度集成化和小型化。仿真結果表明,該方案具有突出的靈活性和高效性,可為設計者提供多種可自由選擇的設計方法和工具。
        關鍵字:解調;;π/4-

        0 引言
        在現代移動通信中,使用較多的數字載波調制解調技術是多進制相移鍵控。π/4-相位調制技術就是在常規調制基礎上發展起來的,它的相位跳變值是π/4、3π/4,5π/4或7π/4,在DQPSK中,180°相位翻轉對應有豐富的功率譜旁瓣能量,限帶引起的包絡起伏將通過非線性功放的轉換效應導致可觀量值的頻譜擴散,從而使旁瓣干擾增大和限帶濾波作用抵消。與QDPSK相比,π/4-DQPSK限帶濾波后有較小的包絡起伏,其最大相位翻轉為135°,并在非線性信道中有更優的頻譜效率。而軟件無線電作為解決通信體制兼容性問題的重要方法,現已受到各方面的注意。該方法的中心思想是以硬件作為無線通信的基本平臺,而把盡可能多的無線通信功能(如工作頻段、調制解調類型、數據格式、通信協議等)用軟件來實現。而FPGA器件可反復編程,重復使用,因此用其實現調制解調是實現軟件無線電的一個重要環節。

        1 π/4-DQPSK的基本原理
        π/4-DQPSK數字基帶調制信號的數學表達式為(假設載波初相為0):
        a.JPG
        這里,g(t)是持續時間為Ts的矩形脈沖,θn為受調相位。表1所列是π/4-DQPSK信號的相位編碼邏輯關系。

        本文引用地址:http://www.104case.com/article/191275.htm

        b1.jpg

        b.JPG

        fpga相關文章:fpga是什么



        上一頁 1 2 3 4 下一頁

        關鍵詞: DQPSK FPGA 差分 解調器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 北宁市| 安化县| 镶黄旗| 正阳县| 泰兴市| 武宣县| 建湖县| 北碚区| 台中县| 尚义县| 吴江市| 富裕县| 浠水县| 望城县| 青阳县| 沂源县| 淮安市| 山阴县| 临海市| 如东县| 马边| 广宁县| 分宜县| 社会| 信宜市| 成武县| 天津市| 广安市| 神池县| 麻栗坡县| 乳山市| 屏东市| 瑞金市| 平塘县| 福州市| 潜江市| 濮阳县| 元谋县| 昌都县| 康乐县| 墨脱县|