新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > Cadence PCB設計解決方案

        Cadence PCB設計解決方案

        作者: 時間:2012-04-01 來源:網絡 收藏

        復雜的物理和電氣規則,高密度的元器件布局,以及更高的高速技術要求,這一切都增加了當今設計的復雜性,不管是在設計過程的哪一個階段,設計師都需要能夠輕松地定義,管理和確認簡單的物理/間距規則,以及至關重要的高速信號,同時,他們還要確保最終的滿足傳統制造以及測試規格所能達到的性能目標。

        本文引用地址:http://www.104case.com/article/190558.htm

        CADENCE 設計解決能為解決與實現高難度的與制造密切相關的設計提供完整的設計環境,該設計解決集成了從設計構想至最終產品所需要的一切設計流程,包含設計輸入元件庫工具、PCB編輯器和一個自動/交互連布線器,以及用于制造和機械CAD的接口,并且隨著設計難度和復雜性的增加,可通過統一的數據庫架構,使用模型和庫為 OrCAD和Allegro產品線提供完全可升級的PCB解決,加速你的設計速度并擴大設計規模,從而提高了設計效率,縮短了設計周期,以及更快地實現量產。

        PCB設計解決方案集成在以下產品中:

        Allegro PCB Design LXL和GXL

        Cadence OrCAD PCB Designer、Cadence OrCAD PCB Designer with PSpice以及Cadence OrCAD PCB Designer Basics

        Cadence OrCAD EE Designer 和 Cadence OrCAD EE Designer Plus

        優點

        可靠、可升級、可節約成本的PCB編輯和布線解決方案,并隨設計的需求而時刻更新

        提供從基礎/高級布局和布線到戰略性規劃和全局布線的完整的互聯環境

        使用高速規則/約束加快高級設計

        包含一套全面的功能組合

        包含一個從前端到后端的約束管理系統,用于約束創建、管理和確認

        通過應用軟件的整合提高設計效率

        可實現前端到后端的緊密結合

        功能特性

        PCB編輯器技術

        PCB編輯環境

        Cadence PCB設計解決方案的核心是PCB編輯器,這是一種直觀的、易于使用的、約束導向型的環境,方便用戶創建和編輯從簡單到復雜的PCB。它廣泛的功能組合解決了當今設計和制造中存在的各種問題。該PCB編輯器提供了強大而靈活的布局規劃工具,基于Allegro平臺的PCB設計分割技術提供了同步設計功能,其功能可縮短布線時間,并加速產品更早的上市,強大的基于形狀的走線推擠功能帶來了高生產效率的互聯環境,同時可實時地顯示長度和時序容限,動態鋪銅功能提供了在放置和布線迭代時的實時鋪地填充和修復功能,該PCB編輯器還可以產生全套底片加工,裸板裝配和測試輸出,包括Gerber274x、NC drill和各種格式的裸板測試,見圖1。

        約束管理

        31.jpg

        約束管理系統實時地顯示了物理/間距和高速規則以及它們的狀態,根據設計當前所處的狀態,并且可適用于設計過程的任一階段,每個工作表提供了一個電子數據表界面,能夠讓用戶以層級的方式進行定義,管理和確認不同的規則。這種強大的功能應用可以讓設計師用圖形創建、編輯和評估約束集,使其作為圖形的拓撲結構,當作理想的實現策略的電子藍圖。一旦約束被提交到數據庫中,它們就可被用來驅動信號線的放置和布線過程。該約束管理系統是完全集成到PCB編輯器中,而約束可以隨著設計過程的進行而被實時地確認,確認過程的結果是用圖形化的方式表示約束條件是否滿足。滿足約束用綠色顯示,不滿足約束就用紅色顯示,這可使設計師可以及時地看到設計的進度,以及因電子數據表中任何設計變動而產生的影響。

        布圖規劃與布局

        約束和規則驅動的方法有利于強大而靈活的布局功能,包括互動和自動的元件布局,工程師或設計師可以在設計輸入或布圖規劃階段將元件或支電路分配到特定的區域,可以通過REF、封裝方式、相關信號名、零件號碼或原理圖表/頁面號碼來過濾或選擇元件。當今的電路板上有成千上萬種元器件,需要精確的管理,通過實時的器件裝配分析和反饋,得以實現器件裝配時從整體上來考慮并滿足EMS規則,以提高設計師的設計速度和效率。DFA(可裝配型設計)分析。Allegro PCB Design XL和GXL有提供實現了在互動式元件放置時,實時地進行DFA規則檢查,基于一個器件類型和封裝排列的二維電子表格,DFA可以實時地檢查器件的邊到邊,邊到端或端到端的距離是否違反最小要求,使得PCB設計師可以同步地放置元器件以實現最優的可布線性,可生產性和信號時序要求。

        電容屏相關文章:電容屏原理


        關鍵詞: Cadence PCB 方案

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 手机| 丰城市| 博爱县| 长泰县| 四川省| 扬州市| 建阳市| 漠河县| 太谷县| 萨迦县| 沈丘县| 台中市| 乐昌市| 德兴市| 沙河市| 康乐县| 吉首市| 务川| 静安区| 万山特区| 德江县| 兴安盟| 金华市| 柳州市| 保亭| 汉源县| 卫辉市| 新丰县| 布拖县| 安新县| 玉田县| 库尔勒市| 永康市| 灵石县| 北川| 阳山县| 厦门市| 银川市| 田东县| 安泽县| 祁连县|