新聞中心

        EEPW首頁 > 光電顯示 > 設計應用 > 易修改無需處理器干預的LED燈序電路設計

        易修改無需處理器干預的LED燈序電路設計

        作者: 時間:2011-05-09 來源:網絡 收藏

          到現在為止,Verilog符號已經建立,放置到了高層原理設計里,并且連接到了設備的I/ O和時鐘。現在可以生成Verilog代碼來履行某些功能,在這個案例中可使發光二極管閃爍。為了管理序列的邏輯能力,可以在設計里引入一個簡單的數據路徑。

          技術越來越多的應用到我們的生活中,對于開發者來說,通過片上系統(SOC)平臺實現或其他設備次序器,從而找到一種減少成本、降低設計難度的設計需求變得越來越普遍。SOC器件通過單芯片集成了完整子系統所需的單片機功能和各種數字外圍設備。本文介紹了一種基于最新SOC技術的簡單的8 LED燈序。在這個設計中最精彩的部分就是微進行。不是采用傳統的由單片機的被動的數字外設,此設計完全是基于SOC數字系統的智能分布式處理功能。這使中央從管理燈序電路的工作中解脫出來,節省CPU資源從而設計效率更高。

          該設計方法可以很容易的擴展到LED以外的需要用指定順序開啟或關閉的其他設備,比如不同長度、不同模式的序列定時器等等。該設計示例中還有額外的功能:

          · 7位計數器(TC)終端計數

          · 指示設備開啟關閉的輸出

          · 為序列器件提供的8位輸出

          · 給Verilog狀態機的時鐘輸入

          · 給8位ALU(bit-slice)處理器的總線時鐘

          這篇文章中用到的開發工具是賽普拉斯半導體可編程片上系統(PSoC)的集成開發環境PSoC Creator。

          原理圖設計

          設計的第一步是在創建一個Verilog符號來定義輸入、輸出和與之相關的位寬度(見圖1)。一旦上層Verilog模型(原理圖)已經建立,它就可以用來產生包含所有模塊中引腳定義的Verilog源文件。這一步不需要開發功能Verilog代碼。

          

          圖1:Verilog 符號。

          剛才創建的Verilog符號現在可以放置到高層原理圖設計。在這里,每一個輸入及輸出都能連接到時鐘源、I / O引腳、狀態和控制寄存器等等。8-LED燈序電路高層原理設計見圖2。

          

          圖2:高層原理設計示例。



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 寿宁县| 沙田区| 屏东市| 嫩江县| 南安市| 特克斯县| 卓尼县| 清远市| 望谟县| 孟州市| 宝鸡市| 铜川市| 滦平县| 澳门| 农安县| 聂拉木县| 汽车| 娱乐| 姚安县| 禹城市| 德格县| 平和县| 庄河市| 大英县| 苏尼特左旗| 新竹市| 宁明县| 大名县| 夏津县| 栾城县| 鄢陵县| 康乐县| 阿巴嘎旗| 静宁县| 平舆县| 洛川县| 徐水县| 安泽县| 阿鲁科尔沁旗| 大埔县| 英山县|