新聞中心

        EEPW首頁 > 光電顯示 > 設(shè)計應(yīng)用 > 易修改無需處理器干預(yù)的LED燈序電路設(shè)計

        易修改無需處理器干預(yù)的LED燈序電路設(shè)計

        作者: 時間:2011-05-09 來源:網(wǎng)絡(luò) 收藏

         技術(shù)越來越多的應(yīng)用到我們的生活中,對于開發(fā)者來說,通過片上系統(tǒng)(SOC)平臺實現(xiàn)或其他設(shè)備次序器,從而找到一種減少成本、降低設(shè)計難度的設(shè)計需求變得越來越普遍。SOC器件通過單芯片集成了完整子系統(tǒng)所需的單片機功能和各種數(shù)字外圍設(shè)備。本文介紹了一種基于最新SOC技術(shù)的簡單的8 LED燈序。在這個設(shè)計中最精彩的部分就是微進行。不是采用傳統(tǒng)的由單片機的被動的數(shù)字外設(shè),此設(shè)計完全是基于SOC數(shù)字系統(tǒng)的智能分布式處理功能。這使中央從管理燈序電路的工作中解脫出來,節(jié)省CPU資源從而設(shè)計效率更高。

        本文引用地址:http://www.104case.com/article/169021.htm

          該設(shè)計方法可以很容易的擴展到LED以外的需要用指定順序開啟或關(guān)閉的其他設(shè)備,比如不同長度、不同模式的序列定時器等等。該設(shè)計示例中還有額外的功能:

          · 7位計數(shù)器(TC)終端計數(shù)

          · 指示設(shè)備開啟關(guān)閉的輸出

          · 為序列器件提供的8位輸出

          · 給Verilog狀態(tài)機的時鐘輸入

          · 給8位ALU(bit-slice)處理器的總線時鐘

          這篇文章中用到的開發(fā)工具是賽普拉斯半導(dǎo)體可編程片上系統(tǒng)(PSoC)的集成開發(fā)環(huán)境PSoC Creator。

          原理圖設(shè)計

          設(shè)計的第一步是在創(chuàng)建一個Verilog符號來定義輸入、輸出和與之相關(guān)的位寬度(見圖1)。一旦上層Verilog模型(原理圖)已經(jīng)建立,它就可以用來產(chǎn)生包含所有模塊中引腳定義的Verilog源文件。這一步不需要開發(fā)功能Verilog代碼。

          

          圖1:Verilog 符號。

          剛才創(chuàng)建的Verilog符號現(xiàn)在可以放置到高層原理圖設(shè)計。在這里,每一個輸入及輸出都能連接到時鐘源、I / O引腳、狀態(tài)和控制寄存器等等。8-LED燈序電路高層原理設(shè)計見圖2。

          

          圖2:高層原理設(shè)計示例。


        上一頁 1 2 3 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 分宜县| 玛多县| 临桂县| 东方市| 湖南省| 唐河县| 宜兰市| 红原县| 康乐县| 龙泉市| 蕉岭县| 广元市| 富锦市| 塔河县| 巴东县| 黄冈市| 剑河县| 宣汉县| 西安市| 勐海县| 沅江市| 六安市| 崇明县| 山西省| 镇巴县| 芒康县| 开封县| 青冈县| 开阳县| 无棣县| 新和县| 那坡县| 平山县| 石屏县| 盖州市| 张家界市| 定襄县| 怀远县| 邻水| 黄龙县| 仲巴县|