新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 采用軟處理器IP核應(yīng)對器件過時(shí)的挑戰(zhàn)

        采用軟處理器IP核應(yīng)對器件過時(shí)的挑戰(zhàn)

        作者: 時(shí)間:2010-12-12 來源:網(wǎng)絡(luò) 收藏


        Instruction-Side Local Memory Bus 指令側(cè)本地存儲器總線

          Dual-Port Block RAM 雙口模塊RAM
          Data-Side Local Memory Bus 數(shù)據(jù)側(cè)本地存儲器總線
          System Reset 系統(tǒng)復(fù)位
          JTAG Block JTAG模塊
          MicroBlaze Processor MicroBlaze
          Instruction LMB 指令LMB
          Data LMB 數(shù)據(jù)LMB
          FSL快速單工連接
          Interrupt Control Unit 中斷控制單元
          DMA 直接存儲器存取
          On-Chip Peripheral Bus –片上外設(shè)總線 (OPB)
          OPB Arbiter OPB仲裁器
          Timer/Counter/Watchdog 定時(shí)器/計(jì)數(shù)器/看門狗
          Memory Controller Refresh Control 存儲控制器和刷新控制
          Chip Select Unit 芯片選擇單元
          USART/Serial USART/串行口
          CAN2.0 A/B
          Future 將來的需求
          FPGA Fabric FPGA構(gòu)造

          
        表2:針對實(shí)例設(shè)計(jì)的FPGA構(gòu)造要求。
          =====================
        Xilinx MicroBlaze Processor with Internal SDRAM Controller
        具有內(nèi)部SDRAM控制器的賽靈思MicroBlaze
          Slices 邏輯片
          LUT 查找表
          FF觸發(fā)器
          Block 模塊
          RAM隨機(jī)存取存儲器
          MicroBlaze CPU Core with 16K Cache 具有16K高速緩沖存儲器的MicroBlaze CPU核
          DCM on Xilinx FPGA 在Xilinx FPGA上的DCM
          OPB Central DMA Controller OPB中央DMA控制器
          OPB Timer/Counter (Four) OPB定時(shí)器/計(jì)數(shù)器
          OPB Bus Interface OPB總線接口
          OPB SDRAM Controller OPBSDRAM控制器
          OPB Interrupt Controller OPB中斷控制器
          State Machine or an OPB Timer/Counter (Included Above) 狀態(tài)機(jī)或一個(gè)OPB定時(shí)器/計(jì)數(shù)器(包括上面的)
          OPB GPIO片上外設(shè)總線 (OPB) 通用IO (GPIO)
          OPB JTAG UART
          Peripherals 外設(shè)
          Internal Memory Controller (SDRAM Controller) 內(nèi)部存儲控制器(SDRAM控制器)
          OPB Interrupt Controller OPB中斷控制器
          Flash Controller 閃存控制器
          Total Slices, LUT FF, Block RAM Required 總的邏輯片,LUT FF,所需要的模塊RAM
          Spartan-3E Family Products Spartan-3E系列產(chǎn)品
          XC3S500E
          Utilization 利用率
          XC3S1200E
          Utilization 利用率
          XC3S1600E
          Utilization 利用率
        =========================

        結(jié)論
          
        所有的芯片制造商都將在某一個(gè)時(shí)間點(diǎn)對某些產(chǎn)品實(shí)施停產(chǎn),但是,F(xiàn)PGA是可編程、可再編程且可現(xiàn)場升級的。因此,作為一個(gè)FPGA用戶,當(dāng)你為利用成本、密度和功耗趨勢而在FPGA平臺系列上進(jìn)行代碼移植時(shí),你可以確信你花費(fèi)多人年所做的軟件開發(fā)可以被安全地投資到一個(gè)嵌入式目標(biāo)設(shè)計(jì)之中,該嵌入式目標(biāo)設(shè)計(jì)可以繼續(xù)運(yùn)行同你第一天編制的代碼一樣的軟件代碼,即使它可能正在新的硬件上運(yùn)行。
          
        賽靈思處理核使客戶能夠有效地利用FPGA構(gòu)造并有效地管理成本。當(dāng)MicroBlaze和PicoBlaze (后者是匯編語言編寫的8位參考設(shè)計(jì))被嵌入到FPGA構(gòu)造之中時(shí),通過你現(xiàn)有和配置的穩(wěn)定的平臺,可以消除處理器的問題。隨著Spartan系列到Virtex 系列FPGA的應(yīng)用范圍向商用和汽車級工業(yè)領(lǐng)域的跨越,軟處理器成為防止設(shè)計(jì)的理想解決方案。你不僅僅能夠獲得可編程邏輯所提供的靈活性、一體化和可升級性,而且可以獲得專門滿足你的設(shè)計(jì)要求而定制的處理器。
          
        MicroBlaze處理器的軟件本質(zhì)意味著它可以被例示到無數(shù)的平臺FPGA之中,覆蓋廣泛的配置和價(jià)格點(diǎn)。完全軟處理器核和可定制就可以替代你的。因?yàn)镸icroBlaze解決方案是軟處理器核,你的設(shè)計(jì)永遠(yuǎn)不會因一個(gè)處理器芯片的“生命終止”而過時(shí),后續(xù)版本將保持100%的二進(jìn)制向下兼容性。此外,源代碼許可協(xié)議是現(xiàn)成的。


        上一頁 1 2 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 江门市| 剑阁县| 鹤庆县| 镇平县| 定兴县| 文水县| 卢龙县| 崇信县| 保山市| 枣阳市| 镇江市| 萨迦县| 黄冈市| 图木舒克市| 山东省| 高碑店市| 镇远县| 沂南县| 安平县| 高要市| 陇南市| 大连市| 胶南市| 鹤壁市| 综艺| 股票| 抚松县| 烟台市| 罗田县| 新泰市| 余庆县| 图木舒克市| 阿城市| 湖口县| 永康市| 油尖旺区| 墨脱县| 汝阳县| 图们市| 贵州省| 屏南县|