基于FPGA的SoC驗證平臺實現電路仿真偵錯
工研院工程師在修正問題并成功試產設計之后,檢討了項目實際耗費的時間,并評估了這個新的FPGA SoC原型驗證方法的成果。
進行RTL設計、仿真、通訊協議驗證與FPGA設計實現的時間約為2個月。在驅動程序移植(driver porting )上所花費的時間則短了許多,大約只有2個星期。工程師隨后又花了2個月的時間進行驗證作業,試圖透過硬件邏輯分析器檢查 FPGA 內部訊號解決音效問題,同時也在音效驅動程序中增加觀察點,以連結并企圖找出問題。這種傳統的FPGA偵錯方法,需要的時間和設計研發的時間一樣長,然而對工研院團隊而言,相當令人沮喪的是結果仍然一無所獲。不過,在經過思源科技提供的應用軟件教育訓練/支持課程及一星期的實作經驗后,工研院工程師使用ProtoLink Probe Visualizer,在短短一星期的時間內就厘清了兩大問題!
對工研院而言,ProtoLink Probe Visualizer是一種相當有效的FPGA原型板偵錯方法。工程師再也不必局限在傳統的偵錯方法,而且在實時應用軟件中增加觀察點也可能會造成其它問題。透過維持原有軟件并監測更多FPGA訊號在數百萬時脈周期內的實時RTL行為,使用者可以獲得所需的能見度,更完美的掌握、更輕松地偵錯設計的問題。

總合來說,思源科技Probe Visualizer透過以軟件為基礎的創新方法,改變了原型板驗證的方法,實現豐富、實時的設計能見度,并且讓原型板能使用Verdi的偵錯威力,使原型板偵錯時間比傳統的方法大幅縮短一半。
DIY機械鍵盤相關社區:機械鍵盤DIY
評論