CadenceRTL-to-GDSII流程幫助夏普縮短設計周期
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS),日前宣布夏普公司已經采用Cadence Encounter RTL-to-GDSII流程開發其CMOS圖像傳感器,與過去的設計流程相比,在設計周期方面加快了兩倍。除了加快產品上市時間外,夏普在時序、面積和生產效率方面也獲得大幅改進。
本文引用地址:http://www.104case.com/article/134905.htm“改用Cadence Encounter RTL-to-GDSII流程后,我們看到設計周期有了大幅度的改進,設計質量也更高了,”夏普電子元件及設備集團感應設備部門產品規劃科部門副總經理兼科室總經理Naoya Fujita說,“我們超越了設計要求和期望,并且期待著繼續與Cadence合作,滿足高質量CMOS圖像傳感器越來越高的要求。”
夏普此次采用完整的Cadence RTL-to-GDSII流程 包括標準化的Encounter RTL Compiler、Encounter Conformal Equivalence Checker、Encounter Digital Implementation和Encounter Test。
與其之前的設計方法相比,夏普獲得的優勢包括更好的擁塞處理能力以及更快的時序收斂。
“Cadence致力于繼續推進數字設計和實現,”Cadence硅實現部高級副總裁Chi-Ping Hsu博士說,“我們與夏普的設計團隊密切合作,展示了我們技術領先的Encounter RTL-to-GDSII流程如何幫助他們在這個競爭激烈的CMOS圖像傳感器領域里實現和超越他們的目標。通過合作與技術投資,我們能幫助夏普等公司實現盡可能最高的芯片質量,并極大加快產品上市時間。”
評論