新聞中心

        EEPW首頁 > EDA/PCB > 業界動態 > Synopsys和華虹NEC合作推出低功耗參考流程3.0

        Synopsys和華虹NEC合作推出低功耗參考流程3.0

        —— 滿足工程師對低成本的需求
        作者: 時間:2011-04-25 來源:電子產品世界 收藏

          全球領先的半導體設計、驗證和制造軟件及知識產權(IP)供應商新思科技有限公司(, Inc., 納斯達克股票市場代碼:SNPS),以及中國大陸領先的IC代工服務供應商上海華虹NEC電子有限公司(HHNEC)今日宣布:即日起推出130納米參考流程版本3.0。該參考流程是和華虹NEC共同合作的結晶,它將 Eclypse™ 低功耗解決方案加入到之前為設計師所提供的各種參考流程之中。 設計師們可直接進入到一條通往華虹NEC的130nm硅工藝的優化路徑,從而確保他們滿足其項目和成本要求。

        本文引用地址:http://www.104case.com/article/118967.htm

          參考流程3.0具有Synopsys Galaxy™實施平臺和Discovery™驗證平臺的實施和驗證功能,可確保工程師部署各種先進的低功耗技術。參考流程3.0增加的功能包括:用于低功耗等效性驗證的Synopsys Formality™解決方案、用于靜態規則檢驗的MVRC、用于功率優化的Power Compiler™,以及用于多電壓仿真的帶有MVSIM仿真器的VCS™。

          采用華虹NEC內部開發的單元庫、SRAM和130nm IO庫對該參考設計流程進行了驗證。華虹NEC的一個低功耗完整單元庫現在可供客戶使用,用于驗證參考流程的測試芯片采用了多電源和多電壓設計。

          “華虹NEC的130nm邏輯工藝需要一種能夠應對漏電功率的流程,以滿足客戶對各種高功效設計的需求。”華虹NEC的設計服務總監Wang Nan說:“我們與Synopsys緊密合作為我們的共同客戶提供解決方案,以確保他們能夠充分利用Synopsys的低功耗設計強項和我們的制造專長。”

          “Synopsys與我們的半導體代工伙伴密切合作,確保我們的共同客戶加速從設計到制造的過程。”Synopsys企業營銷和戰略聯盟副總裁Rich Goldman說:“我們與華虹NEC合作,為工程師團隊提供了一種經過驗證的參考流程。該參考流程面向華虹NEC 技術和利用Synopsys低功耗實施和驗證技術,推動了工程師們的系統級芯片設計。”

        漏電開關相關文章:漏電開關原理


        關鍵詞: Synopsys 130nm工藝

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 桂平市| 抚远县| 吉水县| 阜康市| 齐齐哈尔市| 鸡泽县| 罗甸县| 扬中市| 景泰县| 铜陵市| 湘乡市| 马龙县| 凌云县| 仙桃市| 屏东县| 盐池县| 海淀区| 扎囊县| 伊宁市| 新龙县| 江口县| 郁南县| 余干县| 无为县| 黎城县| 重庆市| 博白县| 五大连池市| 宁夏| 慈利县| 江西省| 巧家县| 锡林郭勒盟| 绥江县| 车险| 常山县| 滨海县| 贵阳市| 平武县| 历史| 金坛市|