新聞中心

        EEPW首頁 > EDA/PCB > 市場分析 > CPU發展頻率為上核心數競爭不會持久

        CPU發展頻率為上核心數競爭不會持久

        作者: 時間:2010-10-19 來源:DigiTimes 收藏

          芯片廠當前無不追求芯片核心數,然超威(AMD)服務器業務技術長DonaldNewell接受IDG專訪時表示,處理器高速運算能力方為芯片競爭勝負關鍵,處理器核心數競賽不會持久。

        本文引用地址:http://www.104case.com/article/113607.htm

          Newell指出,技術上要發展128并非不可行,然因服務器搭載將耗能過巨,未來技術發展終將轉變,對當前埋首撰寫平行程序,以搭配的開發人員不啻為佳音1則。

          早期處理器改善多以頻率作為標準,代代處理器問世,無不是為提升處理器頻率,Newell表示,早年效勞英特爾(Intel)時,亦堅信團隊將能打造出頻率高達10GHz的芯片,直至處理器過熱隱憂計劃方停歇。

          然鑒于微顯影技術不斷精進,摩爾定律持續走紅,芯片廠可于芯片上封裝的晶體管數不斷增加,各廠方轉向單一芯片多核心競爭,服務器、桌面計算機(DT)原僅搭載雙核心處理器,不久遂升級至4核心,當前英特爾與超威陣營,又已見6核心與8核心產品。

          然Newell認為核心數競賽不久將熄火,異質性處理器運算方為未來戰火熱點,系統單芯片(SoC)內的芯片各司其職,各自處理影像、網絡、編碼等各項功能,將成為時勢所趨。超威擬于2011年推出的加速處理器(AcceleratedPro!cessorUnits;APU)Brazos平臺,可應用于Netbook、筆記本電腦(NB),便是將中央處理器()與繪圖處??GPU)整合在單1芯片上。

          即便英特爾近期揭露80核心處理器細節,令人玩味,然該公司亦是向系統單芯片看齊,近來英特爾大書特書的次世代SandyBridge架構,亦是整合與GPU功能。

          Newell表示,若從技術發展路徑看來,最終處理器可能走上部分可重組式架構,以現場可編程邏輯門陣列(FieldProgrammableGateArray;FPGA)做為基礎。



        關鍵詞: CPU 多核心處理器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 英超| 三河市| 景德镇市| 乌拉特中旗| 历史| 五台县| 光泽县| 新沂市| 陵水| 文成县| 乐至县| 南京市| 高青县| 海宁市| 河北区| 延寿县| 长兴县| 新巴尔虎左旗| 如皋市| 东辽县| 托克逊县| 永年县| 永胜县| 封开县| 扬州市| 鄂托克前旗| 吴桥县| 泸溪县| 柳河县| 绵阳市| 庐江县| 榆中县| 肇庆市| 柞水县| 衡水市| 平陆县| 郧西县| 江永县| 亚东县| 华阴市| 太谷县|