首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> xilinx-spartan

        xilinx-spartan 文章 進入xilinx-spartan技術社區

        用FPGA 嵌入式處理器實現高性能浮點元算

        •   在采用數值處理技術創建嵌入式應用時,通常以整數或定點表示法來確保算術運算盡量簡單,這一點至關重要。因其不僅有助于使成本和功耗降至最低,而且還能盡可能地加速硬件部署。FPGA 非常適用于執行定點運算,并能在邏輯或基于軟件或硬件處理器的實施方案中創建高度并行的數據路徑解決方案。Virtex®-5 FPGA 產品系列中 FXT 系列的最新硬件處理器 Xilinx® PowerPC® 440 可提供超標量功能,讓用戶能夠對器件編程,使其以高達 550 MHz 的時鐘速率并行執行一個或兩
        • 關鍵字: Xilinx  PowerPC  

        為什么嵌入式開發人員要使用FPGA?

        •   在一個領域中,如果唯一不變的是變化,那么不需要對電子技術和設計方法的發展變化做多少回顧,就能見證到變化是如何使設計工程師能夠創建出下一代創新產品。微處理器得到大規模應用后,價廉物美的新技術為基于軟件的革新性電子產品設計打開了大門,這就是一個很好的例子。簡言之,把設計的主要元素——在這兒是控制“智能”——轉入到軟領域后,設計工程師就可以在更短時間內創建出更好、更智能、更廉價的產品。   這個變化意味著嵌入式軟件開發人員是當今定義電
        • 關鍵字: Xilinx  嵌入式  FPGA  

        FPGA如何改變改變嵌入設計格局?

        •   由于經濟下滑損及開發預算減少,嵌入系統設計者正在轉向FPGA(現場可編程門陣列)技術,以縮減開發周期、對抗設備老化以及簡化產品升級。通過采用數量龐大且不斷增加的FPGA開發工具、可重用邏輯單元以及市售商用模塊,設計者可以構思出高性能嵌入系統,并且能夠根據需求變化作重新配置,從而盡量減少對工程和制造的影響。過去,電路板設計者使用這些器件作系統元件之間的互連,但最新的高密度產品也可以替代一個典型嵌入項目中的處理器、內存、定制邏輯及很多外設。盡管它有能力改變嵌入架構,設計者仍應分析性能、功率和成本局限,以確
        • 關鍵字: Xilinx  FPGA  

        FAE講堂:如何加快處理器的正弦計算

        •   有很多種算法可對單精度浮點數字的正弦值進行計算,但添加硬件加速器是功能最為強大的方法之一。之所以得出這一結論,是因為客戶的應用要求使用此類正弦計算,而我們又針對能夠提供良好、快速且高效的解決方案進行了多種方案的探索。   為了確定哪種實現方式最適合您的應用,首先需要對代碼進行分析,以查找哪種功能需要改進;其次,由于修改軟件比修改硬件更簡便、迅速,因而請檢查是否能通過修改軟件來實現您所需的高速度(有時可以)。但是如果您還需要更高的性能,那么請考慮在硬件中實現部分算法。在硬件加速的支持下,您可以輕松勝過
        • 關鍵字: Xilinx  處理器  FAE  

        FAE講堂:利用賽靈思FGPA實現降采樣FIR濾波器

        •   過去半年有幾位客戶請我幫助他們設計和實現數字下變頻器所用的降采樣(即“抽取”)濾波器,這種濾波器在軟件無線電與數據采集類應用中都很常見。這項工作即便對于經驗豐富的設計師也不是一件小事。事實上,僅僅算出在FGPA中實現濾波器所需要的資源可能就是一個很大的問題。雖然MATLAB?(MathWorks 開發)具有用于濾波器設計與分析 (FDA) 的絕妙工具箱,但是它提供太多濾波器設計方法,會讓新用戶無從下手。另外,您必須能夠根據DSP理論解釋MATLAB命令產生的結果,僅僅這
        • 關鍵字: Xilinx  FGPA  FAE  

        FAE講堂:提升創造力的數字設計工具 FPGA Editor

        •   工程師在設計過程中,經常需要一定的創造力(你不妨稱之為數字管道膠帶)才能夠保證設計的順利完成。過去8年時間里,我曾經目睹許多優秀工程師利用這一方法出色地完成了許多工作,而他們采用的最主要工具就是 FPGA Editor。   利用FPGA Editor,你可以察看完成的設計并確定是否在FPGA構造一級真正實現了設計意圖 – 而這對于任何工程師或現場應用工程師來說都是非常需要的。假設你拿到協作者的設計,需要對其進行修改,但他們的 HDL源代碼非常難于理解,或者根本沒有任何注釋或文檔。也許你
        • 關鍵字: Xilinx  FPGA  設計工具  

        手把手課堂:擴展PowerPC的復數運算指令集

        •   汽車多媒體系統面臨著嚴峻的技術挑戰:如何在漫長的整個產品壽命周期中實現系統的可升級性?轎車和卡車的壽命通常都在十年以上。這就使汽車多媒體系統難以跟上消費電子產品和移動通信標準迅速變化的步伐。在大多數情況下,只更新多媒體軟件是不夠的,甚至是不可能的。   許多應用,尤其是多媒體編解碼器,還需要提高計算性能。然而,為將來的使用而設計具有“后備”計算能力的系統,既不經濟,在技術上也不可行,因為許多技術變化是根本無法預見的。   一種解決方案是以某種方式隨軟件一起升級計算平臺,使系
        • 關鍵字: Xilinx  PowerPC  運算指令集  

        手把手課堂:簡單MicroBlaze微控制器的理念

        •   嵌入式微控制器對復雜程度各異的多種應用而言都很普遍。賽靈思 (Xilinx)自2000年以來始終致力于推出固化的(PowerPC® 405 和 PowerPC 440)以及基于構造 (MicroBlaze™) 的嵌入式微處理器。MicroBlaze 的顯著優勢在于能滿足復雜應用的需求,有些情況下除了運行簡單的通用應用而外還能運行操作系統。   設計人員能夠在當前所有的賽靈思架構中實施 MicroBlaze 軟處理器,在不同產品系列間實現方便的轉換,獲得無與倫比的靈活性。但是,Mi
        • 關鍵字: Xilinx  MicroBlaze  微控制器  

        在賽靈思FPGA設計中保留可重復結果

        •   滿足設計的時序要求本身已非易事,而要實現某項設計的整體時序具有完全可重復性有時候卻是不可能的任務。幸運的是,設計人員可以借助有助于實現可重復時序結果的設計流程概念。影響最大的四個方面分別是 HDL 設計實踐、綜合優化、平面布局和實施方案。   就獲得可重復結果而言,資源利用和頻率要求都很高的設計是最大的挑戰。它們也是可重復結果流程需求最高的設計。得到可重復結果的第一步是在 HDL設計階段運用設計合理的實踐。遵循出色的分層邊界實踐有助于保持邏輯整體性,而這在設計變更時有助于保持可重復結果。一條不錯的規
        • 關鍵字: Xilinx  FPGA  

        基于賽靈思Virtex-5 FPGA的LTE仿真器實現

        •   功能強大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網絡提供可重配置無線測試設備。長期演進(LTE)是移動寬帶的最3GPP標準,它打破了現有蜂窩網絡的固有模式。LTE與前代UMTS和GSM標準相比,除采用高頻譜效率的射頻技術外,其架構還得到了大幅簡化。LTE系統的無線接入部分Node-B,是連接無線電和整個互聯網協議核心網絡之間的邊緣設備。這種架構無法監測和測試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測試LTE網絡元件。   這正是Prisma
        • 關鍵字: Xilinx  FPGA  Virtex-5  

        以基于賽靈思 FPGA 的硬件加速技術打造高速系統

        •   設計人員時常需要通過增加計算能力或額外輸入(或兩者)延長現有的嵌入式系統的壽命。而可編程系統平臺在這里大有用武之地。我們曾經希望用安全網絡連接功能升級一套網絡可編程系統。安全網絡連接功能需要加密才能運行安全外殼 (SSH)、傳輸層安全 (TLS)、安全套接層(SSL) 或虛擬專用網 (VPN) 等協議。這種安全需求與把各種系統接入因特網的需求同步增長,例如,為了啟用遠程管理與分布式控制系統。   因該領域仍在發展并且標準尚未固定,因此成本主要取決于一次性工程費用。所以,FPGA 技術能實現最高價值。
        • 關鍵字: Xilinx  FPGA  

        賽靈思推出ISE 12.3設計套件,引入AMBA 4 AXI4 IP 核

        •   ISE12.3增強PlanAhead 設計與分析控制臺,并進一步優化功耗,標志著支持 AXI4 接口IP的推出,和即插即用FPGA 設計的實現   賽靈思公司(Xilinx, Inc.  )宣布推出 ISE® 12.3設計套件,這標志著這個FPGA 行業領導者針對片上系統設計的互聯功能模塊, 開始推出滿足AMBA® 4 AXI4 規范的IP核,以及用于提高生產力的 PlanAhead™ 設計和分析控制臺,同時還推出了用于降低了Spartan®-6 FPG
        • 關鍵字: Xilinx  FPGA  ISE  

        手把手課堂:Xilinx FPGA設計時序約束指南

        •   作為賽靈思用戶論壇的定期訪客,我注意到新用戶往往對時序收斂以及如何使用時序約束來達到時序收斂感到困惑。為幫助 FPGA設計新手實現時序收斂,讓我們來深入了解時序約束以及如何利用時序約束實現FPGA 設計的最優結果。   何為時序約束?   為保證設計的成功,設計人員必須確保設計能在特定時限內完成指定任務。要實現這個目的,我們可將時序約束應用于連線中——從某 FPGA 元件到 FPGA 內部或 FPGA 所在 PCB 上后續元件輸入的一條或多條路徑。   在 FPGA 設計
        • 關鍵字: Xilinx  FPGA  設計時序  

        賽靈思變革生態系統加速可編程平臺主流應用進程

        •   日前, 全球可編程平臺領導廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,為建立新的 FPGA 應用市場, 賽靈思公司將通過其開放式平臺以及對業界重要標準的支持變革生態系統, 推動賽靈思聯盟計劃向縱深層次發展。作為該計劃的一部分, 賽靈思將幫助 FPGA 用戶根據其具體的設計與開發要求更方便快捷地找到理想的合作伙伴, 同時提升客戶與賽靈思聯盟計劃成員合作時的滿意度和質量。   賽靈思合作伙伴生態系統及聯盟高級總監 Dave Tokic 指出: “客戶開始越來
        • 關鍵字: Xilinx  ASIC  ASSP  

        三大系列28nm器件成功融入主流高端ASIC和ASSP市場

        •   自上世紀80年代中期FPGA作為1,500 ASIC等效門器件首次進入市場以來,FPGA已經取得了長足的發展。二十年后,隨著賽靈思新款7系列的推出,FPGA準備實踐其曾經的承諾,即在某天完全取代ASIC,成為電子行業的主流邏輯IC。隨著7系列FPGA的推出,通過更低的傳統上由ASIC和ASSP占據主要地位的中低批量應用市場的總擁有成本,同時為大批量應用市場提供等同的總擁有成本,賽靈思進而從PLD生產商搖身一變成為了一流的邏輯IC供應商。另外,這種總擁有成本上的優勢與傳統上FPGA能夠加速產品面市和降低
        • 關鍵字: Xilinx  28nm  ASIC  ASSP  
        共776條 34/52 |‹ « 32 33 34 35 36 37 38 39 40 41 » ›|

        xilinx-spartan介紹

        您好,目前還沒有人創建詞條xilinx-spartan!
        歡迎您創建該詞條,闡述對xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。    創建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 温州市| 万盛区| 庄浪县| 靖江市| 太保市| 新闻| 江阴市| 布尔津县| 恭城| 封丘县| 大冶市| 商水县| 巨鹿县| 刚察县| 九寨沟县| 囊谦县| 连州市| 河曲县| 喜德县| 逊克县| 克山县| 清镇市| 大洼县| 兴业县| 家居| 车险| 哈尔滨市| 囊谦县| 馆陶县| 鄂伦春自治旗| 武安市| 灵石县| 自治县| 股票| 台北市| 栾城县| 司法| 刚察县| 马关县| 临清市| 抚远县|