高速DSP系統的電路板級電磁兼容性設計, 隨著高速DSP技術的廣泛應用,相應的高速DSP的PCB設計就顯得十分重要。由于DSP是一個相當復雜、種類繁多并有許多分系統的數、?;旌舷到y,所以來自外部的電磁輻射以及內部元器件之間、分系統之間和各傳輸通道間的串
關鍵字:
電磁兼容 設計 電路板 系統 DSP 高速
日前,德州儀器 (TI) 宣布在現有數字信號處理器 (DSP) + ARM? 產品的成功基礎上推出 C6A816x Integra? DSP + ARM 系列處理器。C6A816x Integra DSP + ARM 處理器不但可提供高達 1.5 GHz 的業界最快單內核浮點與定點 DSP 性能,而且還集成性能高達 1.5 GHz 的業界最快單內核 ARM Cortex?-A8 內核。
關鍵字:
德州儀器 DSP 處理器
大容量無線傳輸技術中DSP的啟動,1 引言 在極低譜密度,高頻譜利用率的大容量無線傳輸技術中,高速實時信號處理成為技術的 關鍵。目前市場上,能滿足對高速實時信號處理的需要有具有良好的可編程性的器件主要有 DSP 和FPGA。 TMS320C6000 系
關鍵字:
DSP 啟動 技術 傳輸 無線 大容量
條形碼一般被用于將關鍵的字母數字信息轉換為數字系統能夠掃描和讀取的符號信息,而無需每次都要將信息錄...
關鍵字:
2D條形碼 DSP CRC 解碼
自即日起至2010年12月31日期間,合眾達聯合TI推出免費的、可永久持續升級的Code Composer Studio IDE v4.
凡購買任意一款合眾達公司(SEED)的基于TI處理器平臺的SEED-XDS560仿真器或SEED-XDS510仿真器,您將即刻免費獲得鉑金版支持永久持續升級的Code Composer Studio IDE v4.
同時,合眾達為回饋老客戶,凡購買過合眾達仿真器的朋友,
可免費下載Code Composer Studio IDE v4
注冊可
關鍵字:
合眾達 DSP
提出一種設計全數字鎖相環的新方法,采用基于PI控制算法的環路濾波器,在分析模擬鎖相環系統的數學模型的基礎上,建立了帶寬自適應全數字鎖相環的數學模型。使用DSP Builder在Matlab/Simulink環境下搭建系統模型,并采用FPGA實現了硬件電路。軟件仿真和硬件測試的結果證明了該設計的正確性和易實現性。該鎖相環具有鎖頻速度快、頻率跟蹤范圍寬的特點。同時,系統設計表明基于DSP Builder的設計方法可縮短設計周期,提高設計的靈活性。
關鍵字:
相環 設計 實現 數字 適應 DSP Builder 帶寬 基于
FPGAs的DSP性能分析, FPGA在高性能數字信號處理領域越來越受關注,如無線基站。在這些應用中, FPGAs通常被用來和DSP處理器并行工作。有更多的選擇當然是好的,但這也意味著系統設計師需要一個確切的FPGAs及高端DSP信號處理器性能參數圖
關鍵字:
分析 性能 DSP FPGAs
spartan-dsp介紹
您好,目前還沒有人創建詞條spartan-dsp!
歡迎您創建該詞條,闡述對spartan-dsp的理解,并與今后在此搜索spartan-dsp的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473