首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-spartan

        fpga-spartan 文章 最新資訊

        基于DSP Builder的子帶分解自適應(yīng)濾波器的FPGA實(shí)現(xiàn)

        • 自適應(yīng)濾波器已經(jīng)廣泛應(yīng)用于信道均衡、回聲取消、系統(tǒng)識別、頻譜估計等各個方面?;谧訋Х纸獾淖赃m應(yīng)濾波...
        • 關(guān)鍵字: 子帶分解  自適應(yīng)濾波器  FPGA  Altera  

        FPGA工藝制程走在CPU前面

        •   日前,晶圓代工龍頭企業(yè)臺積電宣布了其一季度業(yè)績,營收為12.9億美元,環(huán)比增長14.1%同比增長16.9%,這一切得益于其不斷進(jìn)步的工藝制程,就目前28nm制程節(jié)點(diǎn),臺積電一口氣推出了6款不同規(guī)格的產(chǎn)品,而其他代工廠則表示下半年才會推出28nm的產(chǎn)品。   
        • 關(guān)鍵字: Xilinx  FPGA  

        中國國際醫(yī)療電子技術(shù)大會隆重登場

        •   權(quán)威的市場分析、領(lǐng)先的技術(shù)方案、關(guān)鍵元器件展示與講解,2011年4月19日,眾多精彩內(nèi)容伴隨著第四屆中國國際醫(yī)療電子大會(CMET2011)一同亮相深圳。深圳醫(yī)療器械行業(yè)協(xié)會會長陶篤純、藍(lán)韻集團(tuán)產(chǎn)品市場部總監(jiān)劉明宇、中國科學(xué)院深圳先進(jìn)技術(shù)研究院 鄭海榮博士分別從深圳醫(yī)療器械產(chǎn)業(yè)發(fā)展概況、醫(yī)改兩年帶來的機(jī)遇與挑戰(zhàn)、多學(xué)科交叉驅(qū)動醫(yī)療儀器創(chuàng)新關(guān)鍵等角度出發(fā),
        • 關(guān)鍵字: TI  FPGA  醫(yī)療超聲  

        基于Xilinx FPGA的片上系統(tǒng)無線保密通信終端設(shè)計

        • 0引言利用軟件實(shí)施加密算法已經(jīng)成為實(shí)時安全通信系統(tǒng)的重要瓶頸。標(biāo)準(zhǔn)的商品化CPU和DSP無法跟上數(shù)據(jù)...
        • 關(guān)鍵字: FPGA  片上系統(tǒng)  無線保密  通信終端  

        基于FPGA+DSP的高速中頻采樣信號處理平臺的實(shí)現(xiàn)

        • 基于FPGA+DSP的高速中頻采樣信號處理平臺的實(shí)現(xiàn),摘要:高速中頻采樣信號處理平臺在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計了一個通用處理平臺,并對其主要性能進(jìn)行了測試。實(shí)驗(yàn)與實(shí)際應(yīng)用表明,該系統(tǒng)具有很強(qiáng)的
        • 關(guān)鍵字: 信號處理  平臺  實(shí)現(xiàn)  采樣  中頻  FPGA  DSP  高速  基于  

        FPGA在數(shù)字式心率計中的電路組成及工作原理

        • 本心率計在數(shù)字式心率計的基礎(chǔ)上,采用FPGA和VHDL語言實(shí)現(xiàn),減少了元器件使用數(shù)量,提高了測量精度和可靠性。該電路能夠?qū)崟r采集并測量人體心跳的瞬時和平均心跳速率,判斷并顯示心率狀態(tài)(即心跳是否正常、是否過快或過慢、是否有心率不齊現(xiàn)象)。如果心率過快或過慢或者有心率不齊現(xiàn)象,那么將用不同顏色發(fā)光管進(jìn)行閃爍報警顯示。

        • 關(guān)鍵字: FPGA  數(shù)字式  電路  工作原理    

        基于POWER PC+FPGA架構(gòu)的飛行試驗(yàn)振動數(shù)據(jù)實(shí)時分析

        • 摘要:飛行試驗(yàn)振動信號具有采樣率高、數(shù)據(jù)量大、處理復(fù)雜的特點(diǎn),在現(xiàn)有條件下,通過遙測鏈路很難將大量的振動數(shù)據(jù)實(shí)時傳輸至地面監(jiān)控系統(tǒng)。針對試飛測試的需要,結(jié)合某型號的試飛關(guān)鍵技術(shù)攻關(guān)研究,突破試飛振動數(shù)
        • 關(guān)鍵字: POWER  FPGA  PC  架構(gòu)    

        基于Cyclone III FPGA的DDR2接口設(shè)計分析

        • DDR SDRAM是Double Data Rate SDRAM的縮寫,即雙倍速率同步動態(tài)隨機(jī)存儲器。DDR內(nèi)存是在SDRAM內(nèi)存基礎(chǔ)上發(fā)展而來的,能夠在時鐘的上升沿和下降沿各傳輸一次數(shù)據(jù),可以在與SDRAM相同的總線時鐘頻率下達(dá)到更高的數(shù)據(jù)傳輸率。雖然DDR2和DDR一樣,都采用相同采樣方式進(jìn)行數(shù)據(jù)傳輸,但DDR2擁有兩倍于DDR的預(yù)讀取系統(tǒng)命令數(shù)據(jù)的能力。
        • 關(guān)鍵字: Cyclone  FPGA  DDR2  III    

        高性能FPGA中的高速SERDES接口

        • 引言  串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)的帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代 。起初, SERDES是獨(dú)立的ASSP或ASIC器
        • 關(guān)鍵字: SERDES  FPGA  性能  接口    

        基于Xilinx FPGA的片上系統(tǒng)無線保密通信終端

        • 本設(shè)計使用硬件描述語言VHDL在FPGA數(shù)字邏輯層面上實(shí)現(xiàn)AES加解密,為了系統(tǒng)的擴(kuò)展性和構(gòu)建良好的人機(jī)交互,設(shè)計通過PS/2鍵盤輸入加密密鑰,并將其顯示在LCD上。在軟核MicroBlaze上,通過SPI總線讀寫FIFO和RAM控制射頻芯片CC2420,使系統(tǒng)具有信道選擇、地址識別、自動CRC校驗(yàn)功能,使系統(tǒng)更加安全、通信誤碼率更低。

        • 關(guān)鍵字: 保密  通信  終端  無線  系統(tǒng)  Xilinx  FPGA  基于  

        基于FPGA數(shù)據(jù)流控制動態(tài)可重構(gòu)的實(shí)現(xiàn)

        • 摘要 基于FPGA基本數(shù)據(jù)流的下載控制方式,利用遺傳算法,通過單片機(jī)控制數(shù)據(jù)流的方式對FPGA進(jìn)行編程配置,實(shí)現(xiàn)自身重構(gòu),使系統(tǒng)具有自適應(yīng)、自組織和自修復(fù)的特性。
          關(guān)鍵詞 FPGA;遺傳算法;動態(tài)重構(gòu);單片機(jī)
        • 關(guān)鍵字: FPGA  數(shù)據(jù)流  動態(tài)可重構(gòu)    

        異步FIFO在FPGA與DSP通信中的運(yùn)用

        • 摘要 利用異步FIFO實(shí)現(xiàn)FPGA與DSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實(shí)現(xiàn)代碼和FPGA與DSP的硬件連接電路。經(jīng)驗(yàn)證,利用
        • 關(guān)鍵字: 通信  運(yùn)用  DSP  FPGA  FIFO  異步  

        基于FIash和JTAG接口的FPGA多配置系統(tǒng)

        • 摘要:針對需要切換FPGA器件的配置以實(shí)現(xiàn)不同功能的特殊應(yīng)用場合,提出了一種使用大容量的Flash存儲器作配置碼流載體的FPGA多配置系統(tǒng)。該系統(tǒng)采用傳輸速度快的JTAG接口提高了配置碼流的燒寫速度,采用并行從模式減少
        • 關(guān)鍵字: FIash  JTAG  FPGA  接口    

        基于FPGA的CAN總線控制器SJA1000軟核的設(shè)計

        • 基于FPGA的CAN總線控制器SJA1000軟核的設(shè)計
          湯書森,劉 棟,李建明
          (蘭州大學(xué)信息科學(xué)與工程學(xué)院,蘭州 730000)
          摘要:分析了CAN控制器SJA1000的特點(diǎn)及CAN協(xié)議通信格式。設(shè)計了控制器SJA1000的IP軟核,能為應(yīng)用提
        • 關(guān)鍵字: SJA1000  軟核  設(shè)計  控制器  總線  FPGA  CAN  

        基于USB和FPGA的隨機(jī)數(shù)發(fā)生器驗(yàn)證平臺

        • 摘要:為了方便基于FPGA實(shí)現(xiàn)的隨機(jī)數(shù)發(fā)生器的驗(yàn)證與演示,以CycloneII FPGA芯片EP2C20Q240C8N為核心,設(shè)計實(shí)現(xiàn)了隨機(jī)數(shù)發(fā)生器IP核下載與測試的開發(fā)驗(yàn)證平臺,并詳細(xì)闡述了各模塊的設(shè)計原理及關(guān)鍵技術(shù)。最后,通過下載
        • 關(guān)鍵字: FPGA  USB  隨機(jī)數(shù)發(fā)生器    
        共6452條 278/431 |‹ « 276 277 278 279 280 281 282 283 284 285 » ›|

        fpga-spartan介紹

        您好,目前還沒有人創(chuàng)建詞條fpga-spartan!
        歡迎您創(chuàng)建該詞條,闡述對fpga-spartan的理解,并與今后在此搜索fpga-spartan的朋友們分享。    創(chuàng)建詞條

        熱門主題

        FPGA-SPARTAN    樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 孟连| 江口县| 潞城市| 班玛县| 文昌市| 长宁区| 通许县| 当雄县| 封开县| 镇安县| 古交市| 泰州市| 兴安县| 邻水| 玉林市| 石景山区| 定南县| 柘城县| 上思县| 鄢陵县| 兴安盟| 华池县| 江达县| 厦门市| 棋牌| 常宁市| 闽清县| 平塘县| 罗定市| 黎城县| 中方县| 常熟市| 邻水| 汾阳市| 鄄城县| 平昌县| 甘谷县| 建平县| 常德市| 沂南县| 翁源县|