首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

        fpga:quartusⅡ 文章 最新資訊

        基于Nios Ⅱ嵌入式軟核多處理器系統研究

        •   0 引言   基于SoPC 技術開發的嵌入式Nios Ⅱ軟核多處理器系統具有可自主設計,重構性好,軟硬件裁剪容易,系統擴充升級方便,能兼顧性能、體積、功耗、成本、可靠性等方面的要求。研發嵌入式Nios Ⅱ軟核多處理器系統,是提高嵌入式系統性價比和實用性一種有效途徑。   1 片上Nios Ⅱ嵌入式軟核多處理器系統   嵌入式系統的核心是RISC 處理器,具有代表性的RISC軟核處理器是Nios Ⅱ處理器。軟核處理器是指用編程的方法生成的處理器。是一種將硬件邏輯、智能算法、硬件描述語言和編程有機的
        • 關鍵字: FPGA   Nios Ⅱ  SoPC  

        美高森美SmartFusion2和IGLOO2產品系列成為PLD行業唯一首先成功完成

        •   致力于提供功耗、安全、可靠與高性能半導體技術方案的領先供應商美高森美公司(Microsemi Corporation) 宣布SmartFusion®2 SoC FPGA和 IGLOO®2 FPGA產品系列是唯一首先成功完成美國國家安全局(NSA)信息安全保障局(IAD)安全實施指南(SIG)文件的FPGA器件。   NSA IAD 設立這一過程,旨為提供與一套信息保障 (IA) 系統使用模型最具相關性的設計和數據安全特性概述,并包括了用于基于合適用戶場景的安全條例指南。通過清楚的Sm
        • 關鍵字: 美高森美  FPGA  SoC  

        美高森美新增Cryptography Research的差分功率分析專利許可

        •   致力于提供功耗、安全、可靠與高性能半導體技術方案的領先供應商美高森美公司(Microsemi Corporation) 宣布已從Rambus公司屬下Cryptography Research獲得其現有差分功率分析(Differential Power Analysis, DPA)專利許可的延期,這項專利許可延期可讓美高森美繼續使用Cryptography Research專利的突破性DPA對策產品組合,提供業界領先的第三方處理器和FPGA安全啟動解決方案。   美高森美是目前擁有使用DPA對策專利許
        • 關鍵字: 美高森美  差分功率分析  FPGA  

        基于立體封裝技術的復合電子系統模塊應用

        •   摘要:本文在SIP立體封裝技術的基礎上,設計了基于DSP、FPGA的復合電子系統模塊。重點介紹了模塊的功能構成及模塊接口應用,為基于SIP小型化封裝的復合電子系統(功能可訂制)提供應用基礎。   引言   隨著電子技術的發展對系統模塊小型化高可靠性提出了更高的要求。復合電子系統模塊是歐比特公司推出的一款SIP模塊,其將特定(可定制)的電子系統功能模塊采用立體封裝技術制作而成。本文介紹了基于DSP、FPGA的復合電子系統模塊OBT-MCES-01的功能構成以及應用方法。   1 SIP簡介   
        • 關鍵字: 復合電子系統  DSP  FPGA  ADC  DAC  RS422  CAN  201409  

        基于FPGA和Qt技術的音頻廣播系統

        •   摘要:介紹了一種使用Altera DE2開發板以及Qt技術實現的定時音頻廣播系統。該系統使用C/S架構,使用跨平臺Qt技術在Ubuntu系統平臺下建立起服務器程序,用于管理所有在線的DE2音頻播放終端,使用Sqlite輕量級數據庫進行數據存儲。通過基于Nios II實現的軟核進行外圍設備的管理,并播放位于SD卡中的音頻文件。   引言   隨著數字和網絡等技術的發展,廣播技術已經呈現出越來越多元化的趨勢,其最主要的趨勢便是從模擬到數字的轉化。從宏觀來說,廣播技術大體上可以分為三類:傳統公共廣播系統
        • 關鍵字: FPGA  揚聲器  SD卡  UDP  Qt  201409  

        緊湊的四輸出降壓型穩壓器解決方案加速采用數字內窺鏡

        •   摘要:目前的內窺鏡發展趨勢推進了數字成像方法的采用。不過,這需要多種數字處理器處理和分配圖像數據。另外還出現了新的設計挑戰,即如何將所有電子組件及有關電源穩壓器放進與以前安裝的內窺鏡攝像機控制單元 (CCU) 大小相同的空間中,以最大限度地減小安裝和采用成本。   1 內窺鏡發展歷史   大多數歷史學家都認為,Bozzini 的 Lichleiter 是第一個與我們今天所知的內窺鏡相似的設備。該設備于 19 世紀初發明,它很不靈活,用傾斜的鏡子將圖像投射到醫生眼中,只用一根蠟燭照明,圖像質量很差。
        • 關鍵字: 穩壓器  內窺鏡  CMOS  FPGA  LTM4644  201409  

        多參數室內環境智能監測系統設計

        •   摘要:針對室內環境質量與人們的健康和工作效率密切相關的情況,設計了一種多參數多采集點室內環境監測系統。系統硬件主要包括單片機系統、FPGA數據采集電路、傳感器信號調理電路等。軟件包括單片機硬件驅動程序、FPGA數字邏輯設計和基于VB的上位機應用程序。實驗結果表明:系統工作穩定,誤差在設計允許范圍內。   引言   隨著經濟持續快速發展,人們的生活水平不斷提高,對各種室內環境的要求也越來越高。傳統的室內環境監測設備實時性差、精度低、體積大、功耗大,難以適應現代經濟發展的要求。基于以上背景,本文設計了
        • 關鍵字: FPGA  單片機  監測系統  傳感器  STC89C52  RAM  201409  

        Altera發布Quartus II軟件Arria 10版v14.0

        •   Altera公司今天發布Quartus® II軟件Arria® 10版v14.0——業界最先進的20 nm FPGA和SoC設計環境。Altera成熟可靠的Quartus II軟件編譯時間是業界最短的,支持性能最高的20 nm FPGA和SoC設計。客戶可以使用這一最新版軟件所包含的全系列20 nm優化IP內核,進一步加速其Arria 10 FPGA和SoC設計。   Altera的20 nm設計工具提供業界最先進的算法,其結果質量最好。與最相近競爭20 nm
        • 關鍵字: Altera  Quartus II  FPGA  

        美高森美新型Libero SoC v11.4軟件改善運行時間高達35%,顯著提升FPGA設計生產率

        •   致力于提供功耗、安全、可靠與高性能半導體技術方案的領先供應商美高森美公司(Microsemi Corporation) 宣布推出最新11.4版本Libero系統級芯片(SoC)綜合設計軟件,用于開發美高森美最新一代FPGA產品。   美高森美新型Libero SoC v11.4用于獲獎的SmartFusion2™ SoC FPGA和IGLOO2™ FPGA,改善設計流程運行時間多達35%。新產品還提供了更高的設計效率,具有改善的SmartDesign圖形設計畫布、改善的文本編
        • 關鍵字: 美高森  Libero SoC  FPGA  

        基于ARM+FPGA的大屏幕顯示器控制系統設計

        •   0 前言   隨著計算機和半導體技術的發展,LED大屏幕顯示系統成為集計算機控制、視頻、光電子、微電子、通信、數字圖像處理技術為一體的顯示設備。目前LED大屏幕顯示器向更高亮度、更高耐氣候性、更高的發光均勻性、更大屏幕化、更高的可靠性方向發展。LED顯示屏產業正成為我國電子信息產業的重要組成部分。大屏幕顯示技術的發展進步,需要處理的數據量大大增加,系統的頻率越來越高,系統的規模越來越大,對顯示控制系統的要求不斷提高。以往的LED大屏幕顯示系統用中小規模集成電路實現,系統體積較大、調試困難、不易修改。
        • 關鍵字: ARM  FPGA  PLD  

        FPGA研發之道—總線

        •   如果設計中有多個模塊,每個模塊內部有許多寄存器或者存儲塊需要配置或者提供讀出那么實現方式有多種,主要如下:   實現方式一:可以在模塊頂部將所有寄存器引出,提供統一的模塊進行配置和讀出。這種方式簡單是簡單,但是頂層連接工作量較大,并且如果配置個數較多,導致頂層中寄存器的數目也會較多。   實現方式二:通過總線進行連接,為每個模塊分配一個地址范圍。這樣寄存器等擴展就可以在模塊內部進行擴展,而不用再頂層進行過多的頂層互聯。如下圖所示:        那如果進行總線的選擇,那么有一種
        • 關鍵字: FPGA  AVALON-MM  AVALON-ST  

        基于FPGA的任意分頻器設計

        •   1、前言   分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如Altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者這種方式只消耗不多的邏輯單元就可以達到對時鐘的操作目的。   2、整數倍分頻器的設計   2.1 偶數倍分頻   偶數倍分頻器的實現非常簡單,只需要一個計數器進行計數就能實現。如需要N分頻
        • 關鍵字: FPGA  分頻器  PLL  

        FPGA設計:時序就是全部

        •   當你的FPGA設計不能滿足時序要求時,原因也許并不明顯。解決方案不僅僅依賴于使用FPGA的實現工具來優化設計從而滿足時序要求,也需要設計者具有明確目標和診斷/隔離時序問題的能力。設計者現在有一些小技巧和幫助來設置時鐘;使用像Synopsys Synplify Premier一樣的工具正確地設置時序約束;然后調整參數使之滿足賽靈思FPGA設計性能的目標。   會有來自不同角度的挑戰,包括:   ● 更好的設計計劃,例如完整的和精確的時序約束和時鐘規范   ● 節約時間的設計技術,例如為更好的性能結
        • 關鍵字: FPGA  Synplify  時序  

        廠商談汽車半導體技術趨勢之FPGA

        • FPGA加速汽車電子的發展   Altera汽車業務部信息娛樂和駕駛信息戰略市場經理John Goldie:對于汽車系統的設計人員而言,與構建模塊化ASSP或者功能固定的ASIC相比,現場可編程門陣列(FPGA)能夠提供非常獨特而且靈活的解決方案。FPGA支持設計人員根據自己的特殊需求,自由地在架構中劃分CPU和硬件加速功能。以并行的方式在架構中放置關鍵處理單元,可以實現大吞吐量、低延時和確定性延時特性。這非常適合對安全性、系統干預以及引導/自動駕駛判斷等有要求的關鍵系統。系統能夠靈活
        • 關鍵字: FPGA  汽車電子  

        解析高速ADC和DAC與FPGA的配合使用

        •   許多數字處理系統都會使用FPGA,原因是FPGA有大量的專用DSP以及block RAM資源,可以用于實現并行和流水線算法。因此,通常情況下,FPGA都要和高性能的ADC和DAC進行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A內建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。 通常情況下,這些轉換器的采樣率都達到了GHz的級別。對工程師團隊來說,除了混合信號電路板布局之外,理解和使用這些高性能的設備也是一個挑戰。   
        • 關鍵字: ADC  DAC  FPGA  
        共6415條 148/428 |‹ « 146 147 148 149 150 151 152 153 154 155 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 金堂县| 临漳县| 清新县| 望都县| 葵青区| 镇远县| 岑巩县| 清苑县| 高安市| 申扎县| 锦州市| 达拉特旗| 岳池县| 昭苏县| 孟连| 博客| 台东县| 扎赉特旗| 岱山县| 南安市| 金平| 涟源市| 夏津县| 苏州市| 黔西| 丹巴县| 自治县| 福建省| 景谷| 宿州市| 米泉市| 青田县| 三原县| 营口市| 新田县| 和静县| 高清| 天津市| 永清县| 呼伦贝尔市| 中宁县|