新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA設計:時序就是全部

        FPGA設計:時序就是全部

        作者: 時間:2014-08-14 來源:網絡 收藏

          當你的設計不能滿足要求時,原因也許并不明顯。解決方案不僅僅依賴于使用的實現工具來優化設計從而滿足要求,也需要設計者具有明確目標和診斷/隔離問題的能力。設計者現在有一些小技巧和幫助來設置時鐘;使用像Synopsys Premier一樣的工具正確地設置時序約束;然后調整參數使之滿足賽靈思設計性能的目標。

        本文引用地址:http://www.104case.com/article/261726.htm

          會有來自不同角度的挑戰,包括:

          ● 更好的設計計劃,例如完整的和精確的時序約束和時鐘規范

          ● 節約時間的設計技術,例如為更好的性能結果,整合設計的各個部分而編寫嚴謹的RTL代碼,提出最高性能挑戰,當你之后調整設計時減少迭代運行時間

          ● 綜合和擺放以及路由時序的相關性,帶來更好的時序質量的結果(QoR)和時序收斂

          讓我更進一步地觀察這三類中的技術,檢驗如何使用它們來達到時序目的。

          第一步:更好的設計計劃

          最重要的就是確定正確且完整的設計約束。這些約束用于設計意圖以及性能的目標和綜合工具之間的通信。設計一旦綜合完畢,這些約束和關鍵路徑信息將被自動注釋到Vivado設計套件的擺放和路由(P&R)工具中,進一步確保滿足時序。

          第二步:RTL代碼風格和關鍵路徑調整

          為了獲得更好的時序,我們建議使用特定的代碼風格來描述有限狀態機、RAM、數學/DSP功能、時鐘樹和移位寄存器。結果會提高時序QoR,因為綜合工具能夠推斷一個實現使用了FPGA原語的構件。

          此外,這些代碼風格讓你免于創建不必要的邏輯,例如可推測的鎖存器、RAM的讀/寫檢查邏輯和打包進入DSP原語的邏輯。當需要更多這方面主題時,使用綜合工具中的核生成器就成為值得考慮的關鍵點了。

          第三步:獲得最終的時序收斂

          在綜合、擺放和路由之后能夠報告總體的時序信息。例如,軟件允許你使用TCL命令(report_timing)報告設計的具體部分。為了進一步提高時序QoR,我們建議你關聯綜合之后和P&R之后的時序結果,具體是在時序關鍵路徑上給定起點和終點的邊界。

          我們指出的方法會早早地截取時鐘和約束設置問題,同時也提供多種技術來調整和關聯你設計的時序以及擁有快速時序收斂的RTL。

        fpga相關文章:fpga是什么




        關鍵詞: FPGA Synplify 時序

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 深水埗区| 山东| 分宜县| 新竹县| 尖扎县| 宁阳县| 宿迁市| 晋江市| 连城县| 夏邑县| 柞水县| 丹东市| 涞水县| 金昌市| 庆城县| 城固县| 通海县| 胶南市| 白城市| 尚义县| 扎囊县| 惠水县| 金乡县| 塔河县| 大同市| 平南县| 五常市| 毕节市| 肇东市| 仁怀市| 阜平县| 田林县| 融水| 奈曼旗| 隆昌县| 宣威市| 久治县| 霍城县| 高邮市| 瑞昌市| 泰宁县|