fpga+mpu+mcu 文章 最新資訊
基于FPGA的915MHz射頻讀卡器設計

- 射頻識別(RFID)技術是一種非接觸式的自動識別技術,通過射頻信號自動識別目標對象并獲取相關信息。通常RFID系統(tǒng)主要由應用軟件、射頻卡以及讀卡器三部分構成[1]。相對于低頻段的RFID系統(tǒng),工作在860 MHz~960 MHz的超高頻段(UHF)RFID系統(tǒng)有著讀取距離遠、閱讀速度快等優(yōu)點,是目前國際上RFID技術發(fā)展的熱點[2]。讀卡器的設計是RFID系統(tǒng)設計中的關鍵部分,設計方案有很多種。FPGA[3]具有開發(fā)簡單、靜態(tài)可重復編程和動態(tài)在線編程的特點,已經(jīng)成為當今應用最廣泛的可編程專用集成電路。
- 關鍵字: FPGA 讀卡器
如何利用MCU實現(xiàn)電源智能化

- 智能控制的電源 世界上有許多供電應用,其中大部分只需要一個干凈的電流源或電壓源即可完成工作。在這些應用中,越來越多的應用需要通過某種智能算法來調(diào)整電壓或電流以改善性能、降低功耗或者實現(xiàn)某種新功能,從而使產(chǎn)品在市場上更具競爭力。其中一些應用包括: 1)用于太陽能系統(tǒng)或能量采集的最大功率點追蹤。 2)電池充電,尤其是一些較為奇特的化學物質(zhì)。 3)具有調(diào)光或日光采集功能的LED照明。 4)通過備用電源系統(tǒng)實現(xiàn)容錯。 在每種應用中,都會添加單片機來執(zhí)行某種程度的智能算法以便
- 關鍵字: MCU COG
從數(shù)字PWM信號獲得準確、快速穩(wěn)定的模擬電壓

- 引言 脈寬調(diào)制(PWM)是從微控制器或FPGA等數(shù)字器件產(chǎn)生模擬電壓的一種常用方法。大多數(shù)微控制器都具有內(nèi)置的專用PWM產(chǎn)生外設,而且其僅需幾行RTL代碼即可從FPGA產(chǎn)生一個PWM信號。如果模擬信號的性能要求不是太嚴格,那么這就是一種簡單和實用的方法,因為它只需要一個輸出引腳,而且與具有一個SPI或I2C接口的數(shù)模轉換器(DAC)相比,其代碼開銷是非常低。圖1示出了一款典型應用,其采用一個經(jīng)濾波的數(shù)字輸出引腳來產(chǎn)生一個模擬電壓。 該方案的諸多不足之處您不必深究就能發(fā)現(xiàn)。理想情況下,一個1
- 關鍵字: PWM FPGA
FPGA和DDS在信號源中的應用

- 1引言 DDS同DSP(數(shù)字信號處理)一樣,是一項關鍵的數(shù)字化技術。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉換時間等優(yōu)點,廣泛使用在電信與電子儀器領域,是實現(xiàn)設備全數(shù)字化的一個關鍵技術。在各行各業(yè)的測試應用中,信號源扮演著極為重要的作用。但信號源具有許多不同的類型,不同類型的信號源在功能和特性上各不相同,分別適用于許多不同的應用。目前,最常見的信號源類型包括任意波形發(fā)生器,函數(shù)發(fā)
- 關鍵字: FPGA DDS
基于FPGA的光纖陀螺儀模擬表頭及其測試系統(tǒng)

- 光纖陀螺是激光陀螺的一種,是慣性技術和光電子技術緊密結合的產(chǎn)物。它利用Sagnac干涉效應,用光纖構成環(huán)形光路,并檢測出隨光纖環(huán)的轉動而產(chǎn)生的兩路超輻射光束之間的相位差,由此計算出光纖環(huán)旋轉的角速度。光纖陀螺儀主要由兩個部分組成。伺服于表頭的調(diào)制解調(diào)電路根據(jù)輸進的電信號,經(jīng)過相應的變換后形成反饋信號送至表頭的相位調(diào)制器中。在實際的應用過程中,相應的調(diào)制解調(diào)電路應該根據(jù)溫度、振動等情況做出相應的改變,才能最大限度地保證陀螺的精度要求。本文設計了一種基于FPGA的測試系統(tǒng),模擬光纖陀螺儀的表頭,并檢測調(diào)制
- 關鍵字: FPGA 陀螺儀
基于Nios II的機器人視覺伺服控制器的研究與設計

- 引言 Altera公司的Nios II處理器是可編程邏輯器件的軟核處理器。NiosII軟核處理器和存儲器、I/O接口等外設可嵌入到FPGA中,組成一個可編程單芯片系統(tǒng)(SOPC),大大降低了系統(tǒng)的成本、體積和功耗。適合網(wǎng)絡、電信、數(shù)據(jù)通信、嵌入式和消費市場等各種嵌入式應用場合。 本文提出一個基于Nios II處理器結構的系統(tǒng)用于實現(xiàn)機器人實時運動檢測跟蹤,使用線性卡爾曼濾波器算法來快速完成運動估計及進一步分析和校正,算法中的乘除利用MATLAB/DSP Builder生成的模塊作為Nios
- 關鍵字: Nios II FPGA
FPGA、CPU、DSP的競爭與融合
- 對FPGA技術來說,早期研發(fā)在5年前就已開始嘗試采用多核和硬件協(xié)處理加速技術朝系統(tǒng)并行化方向發(fā)展。在實際設計中,F(xiàn)PGA已經(jīng)成為CPU的硬件協(xié)加速器,很多芯片廠商采用了硬核或軟核CPU+FPGA的模式,今后這一趨勢也將繼續(xù)下去。 CPU+FPGA模式的興起 賽靈思根據(jù)市場需求,率先于2010年4月28日發(fā)布了集成ARM Cortex-A9CPU和28nmFPGA的可擴展式處理平臺(Extensible Processing Platform)架構。 該公司全球市場營銷及業(yè)務開發(fā)高級副
- 關鍵字: FPGA DSP
一種低誤碼率的ADS-B接收機的設計

- 針對廣播式自動相關監(jiān)控(ADS-B)接收機存在高誤碼率的問題,設計一種基于FPGA的ADS-B接收機,通過ADC電路轉換解調(diào)后的模擬信號為數(shù)字信號,并利用FPGA的并行處理的特點,采用流水線方式處理ADS-B信號;利用有關數(shù)字濾波和數(shù)字信號提取算法,計算得到ADS-B信息,并經(jīng)過PL2303HX發(fā)送電腦上位機中。實驗結果證明,可以較好地完成1090MHz ES ADS-B信號的接收,實現(xiàn)了內(nèi)部數(shù)字信號濾波算法和CRC校驗,有效地降低設備的誤碼率。
- 關鍵字: ADS-B FPGA 1090MHz 201506
fpga+mpu+mcu介紹
您好,目前還沒有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
