首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga+mpu+mcu

        fpga+mpu+mcu 文章 最新資訊

        FPGA的基本結構:六大組成部分簡介

        • FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內嵌專用硬核等。每個單元簡介如下:1.可編程輸入/輸出單元(I/O單元)目前大多數FPGA的I/O單元被
        • 關鍵字: FPGA  I/O單元  硬核  

        采用Cyclone FPGA 實現智能電網自動化

        • 要實現對新的或者更新后的智能電網的最優控制,需要端到端通信和高效的供電網絡,特別是傳輸和分配(T FPGA技術在復雜智能電網輔助支持系統中扮演了關鍵角色。典型子站自動化體系結構如下圖所示:圖1.典型子站自動化體
        • 關鍵字: Cyclone  FPGA  智能電網  自動化  

        基于FPGA的實時視頻圖像采集與顯示系統的設計與實現

        • 主要針對目前視頻圖像處理發展的現狀,結合FPGA技術,設計了一個基于FPGA的實時視頻圖像采集與顯示系統。系統采用FPGA作為主控芯片,搭栽專用的編碼解碼芯片進行圖像的采集與顯示,主要包括解碼芯片的初始化、編碼芯片的初始化、FPGA圖像采集、PLL設置等幾個功能模塊。采用FPGA的標準設計流程及一些常用技巧來對整個系統進行編程。重點在于利用FPFA開發平臺對普通相機輸出的圖像進行采集與顯示,最終能在連接的RCA端口顯示屏顯示。
        • 關鍵字: FPGA  視頻圖像采集  顯示系統  

        京微雅格重磅之作―新版FPGA/CAP設計套件Primace5.0

        • 簡介作為國內唯一一家具有完全自主知識產權的FPGA與可配置應用平臺CAP(Configurable Application Platform)產品供應商,京微雅格一直在快節奏的改進與產品配套的軟件開發環境。最近,新一代FPGA/CAP設計套件Primace5
        • 關鍵字: 京微雅格  FPGA  CAP設計套件  Primace5.0  

        FPGA最小系統電路分析:高速SDRAM存儲器接口電路設計

        • 高速SDRAM存儲器接口電路設計SDRAM可作為軟嵌入式系統的(NIOS II)的程序運行空間,或者作為大量數據的緩沖區。SDRAM是通用的存儲設備,只要容量和數據位寬相同,不同公司生產的芯片都是兼容的。一般比較常用的SDRAM
        • 關鍵字: SDRAM  FPGA  最小系統  電路分析    

        基于FPGA與有限狀態機的高精度測角系統的設計與實現

        • 激光跟蹤測量系統(Laser Tracker System)是工業測量系統中常用的一種高精度的測量儀器,是近十年發展起來的新型大尺寸空間測量儀器,不僅對靜止目標可以測量,而且對運動目標也可以進行跟蹤測量。它集合了激光測距技
        • 關鍵字: FPGA  有限狀態機  高精度  測角系統    

        基于Xilinx FPGA的部分動態可重構技術的信號解調系統

        • 隨著現代通信技術的迅速發展,信號的調制方式向多樣化發展,解淵技術也隨之不斷向前發展。為了對高速大帶寬的信號進行實時解調,現在很多的解調關鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實觀,利用FPGA強大的
        • 關鍵字: Xilinx  FPGA  部分動態可重構  信號解調系統    

        基于FPGA的雙備份多路數據采集存儲系統的設計與實現

        • 隨著信息技術的發展以及數字集成電路速度的提高,實時處理大量數據已經成為現實,但在一些特殊條件下,無法實時傳輸數據,必須使用存儲測試方法。該方法是在不影響被測對象或在允許的范圍下,將微型存儲測試系統置入
        • 關鍵字: FPGA  備份  多路數據采集  存儲系統    

        基于FPGA 的DDR SDRAM控制器在高速數據采集系統中應用

        • 實現數據的高速大容量存儲是數據采集系統中的一項關鍵技術。本設計采用Altera 公司Cyclone系列的FPGA 完成了對DDR SDRAM 的控制,以狀態機來描述對DDR SDRAM 的各種時序操作,設計了DDR SDRAM 的數據與命令接口。用控
        • 關鍵字: SDRAM  FPGA  DDR  控制器    

        FPGA與DDR3 SDRAM的接口設計

        • DDR3 SDRAM內存的總線速率達到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達到2Gbits的高密度。這個架構毫無疑問更快、更大,每比特的功耗也更低,但是如何實現FPGA和DDR3 SDRAM DI
        • 關鍵字: SDRAM  FPGA  DDR3  接口設計    

        基于FPGA+DSP雷達導引頭信號處理中FPGA設計的關鍵技術

        • 1 引言隨著同防工業對精確制導武器要求的不斷提高,武器系統總體設計方案的日趨復雜,以及電子元器件水平的飛速發展。導引頭信號處理器的功能越來越復雜,硬件規模越來越大.處理速度也越來越高.而且產品的更新速度
        • 關鍵字: FPGA  DSP  雷達導引頭  關鍵技術    

        采用PCM編碼原理及FPGA編程技術實現PCM數字基群接口傳輸

        • 采用PCM編碼原理及FPGA編程技術實現PCM數字基群接口傳輸低速數據的接入
          一、概述----高速傳輸系統中低速設備的接入有廣泛的應用范圍。在環境監控等監控網絡中,被監控設備往往提供RS-232/RS-485/V.10/V.35的通信接口
        • 關鍵字: PCM  FPGA  編碼  編程    

        基于DSP及FPGA的水下目標定位系統數字信號處理模塊設計

        • 隨著水下武器和水下航行器等水下目標的快速發展,對其進行定位和跟蹤從而檢驗其性能的試驗具有非常重要的意義,這也是水下目標試驗場的重要工作內容。水下試驗場的定位系統根據被測目標是否加裝合作聲信標,可以分為
        • 關鍵字: FPGA  DSP  水下目標定位  數字信號處理    

        以FPGA為基礎的SoC驗證平臺 自動化電路仿真偵錯功能

        • 隨著系統芯片(SoC)設計的體積與復雜度持續升高,驗證作業變成了瓶頸:占了整個SoC研發過程中70% 的時間。因此,任何能夠降低驗證成本并能更早實現驗證sign-off的方法都是眾人的注目焦點。臺灣工業技術研究院 (工研院
        • 關鍵字: FPGA  SoC  基礎  電路仿真    

        FPGA基礎知識及其工作原理

        • 高端設計工具為少有甚是沒有硬件設計技術的工程師和科學家提供現場可編程門陣列(FPGA)。無論你使用圖形化設計程序,ANSI C語言還是VHDL語言,如此復雜的合成工藝會不禁讓人去想FPGA真實的運作情況。在這個芯片中的
        • 關鍵字: FPGA    乘法器    觸發器    DSP    RAM  
        共10077條 163/672 |‹ « 161 162 163 164 165 166 167 168 169 170 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 紫阳县| 云阳县| 杂多县| 长汀县| 历史| 犍为县| 涟水县| 社会| 全椒县| 虞城县| 潞城市| 海林市| 乌兰县| 射阳县| 盘山县| 邹平县| 乐平市| 丰县| 房产| 蒲江县| 龙口市| 武清区| 景洪市| 湘阴县| 阜阳市| 米脂县| 巩义市| 昌江| 洪湖市| 宁夏| 吴川市| 江城| 都昌县| 新龙县| 沙河市| 霞浦县| 于都县| 正阳县| 綦江县| 革吉县| 通渭县|