首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga+mpu+mcu

        fpga+mpu+mcu 文章 最新資訊

        Board從入門到精通(五):軟硬件協同設計

        • Board從入門到精通(五):軟硬件協同設計-Zynq最大的優勢在于,同時具備軟件、硬件、IO可編程,即All Programmable。在設計Zynq過程中,同樣要建立一種意識,就是從原來單純的軟件思維(或單純的硬件思維)中解脫,轉向軟硬件協同設計的開發方法。
        • 關鍵字: Board  Zynq  FPGA  

        FPGA開發基本流程

        • FPGA開發基本流程-FPGA是可編程芯片,因此FPGA的設計方法包括硬件設計和軟件設計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設備,軟件即是相應的HDL程序以及最新才流行的嵌入式C程序。
        • 關鍵字: FPGA  微電子  SOC  

        從可編程器件發展看FPGA未來趨勢

        • 從可編程器件發展看FPGA未來趨勢-可編程邏輯器件的發展歷史可編程邏輯器件的發展可以劃分為4個階段,即從20世紀70年代初到70年代中為第1段,20世紀70年代中到80年代中為第2階段,20世紀80年代到90年代末為第3階段,20世紀90年代末到目前為第4階段。
        • 關鍵字: FPGA  可編程器件  賽靈思  

        底層內嵌功能單元與軟核、硬核以及固核

        • 底層內嵌功能單元與軟核、硬核以及固核-內嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)。現在越來越豐富的內嵌功能單元,使得單片FPGA 成為了系統級的設計工具,使其具備了軟硬件聯合設計的能力,逐步向SOC 平臺過渡。
        • 關鍵字: FPGA  賽靈思  DLL  

        數字時鐘管理模塊與嵌入式塊RAM

        • 數字時鐘管理模塊與嵌入式塊RAM-業內大多數FPGA 均提供數字時鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進的FPGA 提供數字時鐘管理和相位環路鎖定。相位環路鎖定能夠提供精確的時鐘綜合,且能夠降低抖動,并實現過濾功能。
        • 關鍵字: 數字時鐘管理  FPGA  賽靈思  

        FPGA主要功能模塊介紹(1)

        • FPGA主要功能模塊介紹(1)-可編程輸入/ 輸出單元簡稱I/O 單元,是芯片與外界電路的接口部分,完成不同電氣特性下對輸入/ 輸出信號的驅動與匹配要求,其示意結構如圖2-4 所示。FPGA 內的I/O 按組分類,每組都能夠獨立地支持不同的I/O標準。
        • 關鍵字: FPGA  CLB  賽靈思  

        Verilog HDL簡明教程(part1)

        • Verilog HDL簡明教程(part1)-Verilog HDL是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數字系統建模。被建模的數字系統對象的復雜性可以介于簡單的門和完整的電子數字系統之間。數字系統能夠按層次描述,并可在相同描述中顯式地進行時序建模。
        • 關鍵字: VerilogHDL  FPGA  

        FPGA基本知識與發展趨勢(part2)

        • FPGA基本知識與發展趨勢(part2)-由于基于LUT 的FPGA 具有很高的集成度,其器件密度從數萬門到數千萬門不等,可以完成極其復雜的時序與邏輯組合邏輯電路功能,所以適用于高速、高密度的高端數字邏輯電路設計領域。
        • 關鍵字: FPGA  賽靈思  EPROM  

        FPGA實戰開發技巧(10)

        • FPGA實戰開發技巧(10)-串行Flash的特點是占用管腳比較少,作為系統的數據存貯非常合適,一般都是采用串行外設接口(SPI 總線接口)。Flash 存貯器與EEPROM根本不同的特征就是EEPROM可以按字節進行數據的改寫,而Flash只能先擦除一個區間,然后改寫其內容。
        • 關鍵字: FPGA  賽靈思  EEPROM  

        FPGA實戰開發技巧(9)

        • FPGA實戰開發技巧(9)-FPGA配置方式靈活多樣,根據芯片是否能夠自己主動加載配置數據分為主模式、從模式以及JTAG模式。典型的主模式都是加載片外非易失( 斷電不丟數據) 性存儲器中的配置比特流,配置所需的時鐘信號( 稱為CCLK) 由FPGA內部產生,且FPGA控制整個配置過程
        • 關鍵字: FPGA  賽靈思  JTAG  

        FPGA實戰開發技巧(8)

        • FPGA實戰開發技巧(8)-FPGA 設計的時序性能是由物理器件、用戶代碼設計以及EDA 軟件共同決定的,忽略了任何一方面的因素,都會對時序性能有很大的影響。本節主要給出大規模設計中,賽靈思物理器件和EDA 軟件的最優使用方案。
        • 關鍵字: FPGA  賽靈思  EDA  

        什么是FPGA,ASIC,如何設計一個適用于它們的供電系統

        • 什么是FPGA,ASIC,如何設計一個適用于它們的供電系統-目前,在集成電路界ASIC被認為是一種為專門目的而設計的集成電路。是指應特定用戶要求和特定電子系統的需要而設計、制造的集成電路。ASIC的特點是面向特定用戶的需求,ASIC在批量生產時與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強、成本降低等優點
        • 關鍵字: fpga  asic  電源  

        單片機如何執行代碼命令,單片MCU內存如何分配?

        • 單片機如何執行代碼命令,單片MCU內存如何分配?-由于本次進入指令寄存器中的內容是74H(操作碼),以譯碼器譯碼后單片機就會知道該指令是要將一個數送到A累加器,而該數是在這個代碼的下一個存儲單元。所以,執行該指令還必須把數據(E0H)從存儲器中取出送到CPU,即還要在存儲器中取第二個字節。其過程與取指階段很相似,只是此時PC已為0001H。指令譯碼器結合時序部件,產生74H操作碼的微操作系列,使數字E0H從0001H單元取出。因為指令是要求把取得的數送到A累加器,所以取出的數字經內部數據總線進入A累加器,
        • 關鍵字: 總線  寄存器  mcu  

        PCB電路板設計必看常識!單層FPC/雙面FPC/多層FPC有何區別,自學材料

        • PCB電路板設計必看常識!單層FPC/雙面FPC/多層FPC有何區別,自學材料-雖然電路板廠的工程師不參與設計電路板,而是由客戶出原始設計資料再制成公司內部的PCB電路板制作資料,但通過多年的實踐經驗,工程師們對PCB電路板的設計早已有所積累,總結如下僅供參考:
        • 關鍵字: fpga  fpc  pda  

        FPGA技術協助嵌入式系統競逐于機器學習之路

        • FPGA技術協助嵌入式系統競逐于機器學習之路-機器學習技術是人工智能的一個重要科學發展,透過在經驗學習中改善具體算法的效能,而且用來訓練的數據越多,所學習出來的結果越好,為了處理分析大量圖像或是語音等辨識的機器學習算法數據,需要采用GPU芯片所打造的高速平行運算處理的類神經網絡超級計算機,利用諸如Tensorflow、Caffe等深度學習框架(Framework)等工具,來發展有效的算法。
        • 關鍵字: FPGA  嵌入式  人工智能  
        共10077條 111/672 |‹ « 109 110 111 112 113 114 115 116 117 118 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 西华县| 盐津县| 南宁市| 通道| 万宁市| 连城县| 武山县| 淅川县| 哈巴河县| 田林县| 尼勒克县| 友谊县| 天柱县| 楚雄市| 琼结县| 昌吉市| 宜州市| 孟津县| 长宁区| 高碑店市| 石家庄市| 甘德县| 社旗县| 松原市| 南溪县| 那坡县| 大同县| 平顶山市| 泰安市| 临汾市| 乐安县| 泾源县| 稷山县| 滨州市| 墨玉县| 西和县| 定州市| 卓资县| 乌拉特中旗| 康保县| 内丘县|