首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga soc

        fpga soc 文章 最新資訊

        基于EDMA的FPGA與DSP之間圖像高速穩定數據傳輸的的設計與實現

        • 設計了在FPGA與DSP之間進行圖像數據傳輸的硬件結構,介紹了EDMA的工作原理、傳輸參數配置和EDMA的傳輸流程。在開發的實驗平臺上實現了這一傳輸過程。借助TI公司的DSP調試平臺CCS把接收到的圖像數據恢復成圖像,驗證了傳輸過程的正確性和穩定性。
        • 關鍵字: EDMA  數據傳輸  FPGA  

        FPGA系統設計的仿真驗證之: 仿真測試文件(Testbench)的設計方法

        • 隨著設計量和復雜度的不斷增加,數字設計驗證變得越來越難,所消耗的成本也越來越高。面對這種挑戰,驗證工程師必須依靠相應的驗證工具和方法才行。對于大型的設計,比如上百萬門的設計驗證,工程師必須使用一整套規范的驗證工具;而對于較小的設計,使用具有HDL testbench的仿真器是一個不錯的選擇。
        • 關鍵字: 仿真驗證  仿真測試文件  FPGA  Testbench  

        基于D類功率放大的高效率音頻功率放大器設計

        • 為提高功放效率,以適應現代社會高效、節能和小型化的發展趨勢,以D類功率放大器為核心,以單片機89C51和可編程邏輯器件(FPGA)進行控制及時數據的處理,實現了對音頻信號的高效率放大。系統最大不失真輸出功率大于1 W,可實現電壓放大倍數1~20連續可調,并增加了短路保護斷電功能,輸出噪聲低。系統可對功率進行計算顯示,具有4位數字顯示,精度優于5%
        • 關鍵字: 音頻放大器  D類功率放大  FPGA  

        FPGA設計開發軟件Quartus II的使用技巧之: 創建工程設計文件

        • Quartus II軟件將工程信息存儲在Quartus II工程配置文件中,如表5.1所示。它包含有關Quartus II工程的所有信息,包括設計文件、波形文件、SignalTap? II文件、內存初始化文件以及構成工程的編譯器、仿真器和軟件構建設置。
        • 關鍵字: QuartusII  編譯器  FPGA  仿真器  

        FPGA設計開發軟件Quartus II的使用技巧之:Quartus II軟件基礎介紹

        • Quartus II設計軟件是Altera提供的完整的多平臺設計環境,能夠直接滿足特定設計需要,為可編程芯片系統(SOPC)提供全面的設計環境。Quartus II軟件含有FPGA和CPLD設計所有階段的解決方案。
        • 關鍵字: QuartusII  Max+PlusII  FPGA  

        硬件描述語言Verilog HDL設計進階之:使用函數實現簡單的處理器

        • 本實例使用Verilog HDL設計一個簡單8位處理器,可以實現兩個8位操作數的4種操作。在設計過程中,使用了函數調用的設計方法。
        • 關鍵字: VerilogHDL  函數  處理器  FPGA  

        硬件描述語言Verilog HDL設計進階之:自動轉換量程頻率計控制器

        • 本實例使用Verilog HDL設計一個可自動轉換量程的頻率計控制器。在設計過程中,使用了狀態機的設計方法,讀者可根據綜合實例6的流程將本實例的語言設計模塊添加到自己的工程中。
        • 關鍵字: VerilogHDL  頻率計控制器  FPGA  

        基于PXI總線的航天設備測試用高精度恒流源的設計與實現

        • 給出了一種基于PXI總線的高精度恒流源的實現方法,介紹了其電路各個組成部分。測量結果其精度和分辨率均為15.7位,可應用于要求高精度的測試系統。
        • 關鍵字: 高精度恒流源  PXI總線  FPGA  

        硬件描述語言Verilog HDL設計進階之: 典型實例-狀態機應用

        • 狀態機設計是HDL設計里面的精華,幾乎所有的設計里面都或多或少地使用了狀態機的思想。狀態機,顧名思義,就是一系列狀態組成的一個循環機制,這樣的結構使得編程人員能夠更好地使用HDL語言,同時具有特定風格的狀態機也能提高程序的可讀性和調試性。
        • 關鍵字: VerilogHDL  狀態機  FPGA  

        硬件描述語言Verilog HDL設計進階之: 邏輯綜合的原則以及可綜合的代碼設計風格

        • 用always塊設計純組合邏輯電路時,在生成組合邏輯的always塊中,參與賦值的所有信號都必須有明確的值,即在賦值表達式右端參與賦值的信號都必需在always @(敏感電平列表)中列出。
        • 關鍵字: VerilogHDL  邏輯綜合  FPGA  

        基于CPLD的片內振蕩器設計及其優化

        • 本文介紹一種通用的基于CPLD的片內振蕩器設計方法,它基于環形振蕩器原理,只占用片上普通邏輯資源(LE),無需使用專用邏輯資源(如MaxII中的UFM),從而提高了芯片的資源利用率。
        • 關鍵字: 片內振蕩器  SoC  CPLD  

        基于IP的智能傳感器SOC設計

        • 利用SOC/IP芯片能組成完整的智能傳感器系統。智能傳感器傳感參數可能是多種多樣的。但從功能模塊組成來講,它主要包括數據采集模塊、補償與校正模塊、數據處理模塊、數據網絡通信模塊、人機界面和任務管理與調度模塊等功能單元。從而基于IP的智能傳感器SOC設計過程為:首先正確建立智能傳感器的通用模塊模型;然后合理劃分各摸塊功能規范,制定各模塊之間的接口協議與標準;再設計出一系列通用的IP核;最后把所需的通用IP核搭建整合在一起構成完整的智能傳感器系統。
        • 關鍵字: 智能傳感器系統  SoC  IP核  

        基于FPGA的可配置判決反饋均衡器的設計

        • 在移動通信和高速無線數據通信中,多徑效應和信道帶寬的有限性以及信道特性的不完善性導致數據傳輸時不可避免的產生碼間干擾,成為影響通信質量的主要因素,而信道的均衡技術可以消除碼間干擾和噪聲,并減少誤碼率。其中判決反饋均衡器(DFE)是一種非常有效且應用廣泛得對付多徑干擾得措施。
        • 關鍵字: 無線數據通訊  可配置均衡器  FPGA  

        Verilog HDL基礎之:實例5 交通燈控制器

        • 本實例通過Verilog HDL語言設計一個簡易的交通等控制器,實現一個具有兩個方向、共8個燈并具有時間倒計時功能的交通燈功能。
        • 關鍵字: VerilogHDL  華清遠見  FPGA  交通燈控制器  

        基于FPGA的CAN總線轉換USB接口的設計方案

        • 這里以CAN總線通信接口為例,詳細論述了基于FPGA的CAN總線轉換USB接口的設計方案。
        • 關鍵字: 光電隔離  CAN總線轉換器  FPGA  
        共7983條 97/533 |‹ « 95 96 97 98 99 100 101 102 103 104 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 东明县| 平罗县| 西城区| 新龙县| 通城县| 内丘县| 马关县| 池州市| 琼海市| 新龙县| 桃江县| 墨竹工卡县| 福鼎市| 大竹县| 北宁市| 陆河县| 措美县| 新丰县| 南昌县| 南通市| 社会| 和顺县| 景泰县| 江油市| 浦城县| 保康县| 太康县| 德兴市| 吐鲁番市| 东阳市| 太仆寺旗| 岳普湖县| 清水县| 徐汇区| 平乐县| 久治县| 新民市| 岳阳县| 浦北县| 黄平县| 佛教|