首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga ip

        fpga ip 文章 最新資訊

        四種常用FPGA/CPLD設計思想與技巧之流水線操作

        FPGA可滿足SMPTE視頻標準對更高速率的需求

        在Virtex-5 FPGA中使用CRC硬模塊

        •   數據損壞是與數據傳輸和存儲有關的首要問題。只要是在通道上傳輸數據,就總會有出現某些錯誤的有限概率。   關鍵是接收模塊要能區分無錯消息和有錯消息。檢錯有多種方法,其中大多數都是專門為此目的引入冗余位。數據通信中常用的檢錯方法包括奇偶碼、漢明碼和循環冗余校驗(CRC),其中CRC使用最廣泛。   CRC根據一個給定的數據位組算出,然后在傳輸或存儲之前附加到數據幀尾部。接收或檢索到幀后,對其內容重新計算CRC,以此來驗證其有效性,確保數據無誤。   本文簡述CRC計算所依據的原理,并且探討用線性反饋
        • 關鍵字: FPGA  

        基于FPGA的數字音頻廣播信道編碼器的實現

        •   摘要:介紹了數字音頻廣播(DAB)信道編碼的原理和關鍵技術,并應用單片FLEX10K100系列FPGA實現DAB信道編碼器。   關鍵詞:數字音頻廣播(DAB) 信道編碼 FPGA   1 數字音頻廣播(DAB)發射系統及信道編碼器   DAB是繼調幅和調頻廣播之后的第三代廣播體系。與模擬廣播相比它不僅可以提供高質量的聲音信號(CD音質),也可以提供數據、圖像等多種其他附加服務。它可以保護在高速移動接收時的聲音質量,具有很強的抗干擾能力,在同要瓣頻帶寬度和環境下,DAB可以提供高質量的多種多樣的
        • 關鍵字: 數字音頻 FPGA DAB 編碼器   

        開放性32位RISC處理器IP核的比較與分析

        • ???????? 比較和分析了LEON2,OpenRISC1200,NiosII 等3 種開放性RISC 處理器IP 核的結構特點, 然后分以三種處理器為核心在FPGA 平臺上構建了一個評測系統。 ???? ??? 采用Dhrystone 2.1 基準測試程序評測了它們的性能最后在0.18um 的CMOS工藝下進行了綜合, 給出了它們在ASIC 平臺下面積
        • 關鍵字: 32位 RISC IP   

        Xilinx FPGA適應不斷變化的廣播視頻潮流

        •   電視臺的演播室需要在不替換龐大的以同軸電纜構建的基礎架構的情況下,將模擬音頻和視頻轉換為數字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標清視頻的串行數字接口(SDI)協議。如今,出于重新利用同軸電纜的同樣目的,日益增長的屏幕分辨率和相關數據速率衍生出了若干新的串行數據通信格式。   首先出現的是SDI標準,通常稱為SMPTE 259M標準,這是由電影與電視工程師協會(SMPTE)制定的,于1989年開始商業應用。在最初推出之際,用于接口的主要芯片是由ASSP芯片制造商提供的。SDI名義上的數據速率是27
        • 關鍵字: Xilinx FPGA  

        透視 FPGA 的安全性

        •   今天的設計人員已經在許多不同的領域中選擇FPGA作為首選的解決方案。這些FPGA器件早已超越了原本作為原型設計工具的范疇,逐漸用于生產應用中,尤其是消費電子和汽車電子等領域。據Gartner Dataquest市場研究公司指出,FPGA器件在汽車應用中的使用規模從2002到2005年增加約七倍。   這個增長在很大程度上是來自于FPGA本身的特點。由于象全球定位系統 (GPS) 導航裝置和DVD播放機之類設備的產品壽命相對較短,因此縮短其開發周期變得非常重要。可編程邏輯便可為設計人員提供所需的靈活性
        • 關鍵字: FPGA  汽車  Flash  

        面向FPGA的ESL工具

        •   邏輯設計領域正發生著根本變化,新一代設計工具能夠幫助軟件開發者將其算法表達直接轉換成硬件,而無需學習傳統的硬件設計技術。這些工具及相關設計方法學一起被歸類為電子系統級 (ESL) 設計,廣義上指從比目前主流的寄存器傳輸級 (RTL) 更高的抽象級別上開始的系統設計與驗證方法學。與硬件語言如 Verilog 和 VHDL比起來,ESL 設計語言在語法和語義上與流行的 ANSI C 比較接近。   ESL 與 FPGA 的關系   ESL 工具已經存在了一段時間,而許多人覺得這些工具主要專注于 ASI
        • 關鍵字: FPGA  ESL  

        寬頻帶數字鎖相環的設計及基于FPGA的實現

        • 本文簡要介紹了在FPGA中實現全數字鎖相環(DPLL)的原理與方法,以解決在同步串行數據通信時的同步時鐘不穩定時的快速恢復問題; 并重點介紹了采用可控模數分頻器實現的數字鎖相環中寬頻帶捕獲的方法與實現過程。
        • 關鍵字: DPLL  FPGA  數字環路濾波器  時鐘恢復  寬頻帶  

        將DSP設計擴展為異構硬件平臺

        •   您可以在自動流程中將一個 FPGA 協處理器添加到 DSP 系統中。   視頻、影像和電信市場的標準推動了異構可重配置 DSP 硬件平臺的使用。就本文而言,這些平臺包括 DSP 處理器和 FPGA,它們提供的現成硬件解決方案可以解決視頻、影像和電信設計中的重大難題,但仍不失產品差異化所需的足夠的可定制性。   據市場研究公司 Forward Concepts 于 2005 年發表的一則調查報告(圖 1)稱,選擇處理器和 FPGA 的主要標準不是器件本身,而是開發它們的工具。這一概念對于包含 FPG
        • 關鍵字: FPGA DSP   

        AC-Link數字音頻VHDL編/解碼的FPGA設計

        •   引言   數字音頻處理是指為真實再現聲音的逼真效果而對音頻進行的編解碼處理技術,它是寬帶網絡多媒體、移動多媒體通信的關鍵技術.Audio Codec′97(音頻數字信號編/解碼器)是其中一種用于聲音錄放的技術標準,簡稱AC′97. AC′97采用雙集成結構,即Digital Controller(數字信號控制器)和Audio Codec(音頻編解碼),使模/數轉換器ADC和數?模轉換器DAC轉換模塊獨立,盡可能降低EMI(電磁干擾)的影響。   利用FPGA,可
        • 關鍵字: FPGA VHDL  

        AC-Link數字音頻VHDL編/解碼的FPGA設計

        • ?????? 提出一種利用FPGA實現AC-Link數字音頻處理的設計方案.AC-Link音頻編解碼系統以VHDL模塊進行設計,經過波形仿真和結果驗證后,將程序下載到FPGA中實現1這種設計方法可以縮短設計周期,提高設計的可靠性和效率。    ??????? 引言 ??????? 數字音頻處理是指為真
        • 關鍵字: AC-Link VHDL FPGA   

        FPGA在語音存儲與回放系統中的應用

        •   1 引言   隨著數字信號處理器、超大規模集成電路的高速發展,語音記錄技術已從模擬錄音階段過渡到數字錄音階段。在數字化錄音技術中,壓縮后的語音數據有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統,未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數字化處理,即實現語音的存儲與回放。   2 系統總體結構   數字化語音存儲與回放系統的基本工作原理是將模擬語音信號通過模數轉換器(A/D)轉換成數字信號
        • 關鍵字: FPGA  
        共7144條 432/477 |‹ « 430 431 432 433 434 435 436 437 438 439 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 漾濞| 苏尼特左旗| 昌图县| 奎屯市| 西贡区| 镇坪县| 宁陵县| 陈巴尔虎旗| 藁城市| 平和县| 丰都县| 沧源| 中阳县| 濉溪县| 治县。| 江安县| 保山市| 隆安县| 宣恩县| 南丹县| 嵩明县| 鹿邑县| 泰州市| 宝坻区| 曲靖市| 田阳县| 开化县| 特克斯县| 贵德县| 普安县| 梅河口市| 阿拉尔市| 东源县| 四子王旗| 武定县| 开鲁县| 阳东县| 盈江县| 古浪县| 科技| 东乌珠穆沁旗|