首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga ip

        fpga ip 文章 最新資訊

        便攜式產品具有低功耗意識的FPGA設計方法

        • ILGOO系列低功耗FPGA產品Actel公司的ILGOO系列器件是低功耗FPGA產品,是在便攜式產品設計中替代ASIC...
        • 關鍵字: 便攜式產品  CPLD  低功耗  FPGA  ILGOO  

        基于CPCI總線的通用FPGA信號處理板的設計

        • 隨著雷達信號處理技術的不斷發展以及現代國防對雷達技術的需求,系統對雷達信號處理的要求也越來越高,需要實時處理更加龐大的數據。先進的雷達信號處理設備不僅要求性能高、功能多樣化,而且要求信號處理設備
        • 關鍵字: CPCI  FPGA  總線  信號處理板    

        Actel子公司為xTCA產品實現兼容性和互用性

        •   愛特公司 (Actel Corporation) 獨資的子公司Pigeon Point Systems宣布,延續其xTCA?板級及模塊管理控制器產品的兼容性和互用性舉措。在2009 ATCA Summit會議上,Pigeon Point Systems使用Polaris Networks公司的ATCA測試器,現場對基于Actel Fusion? 混合信號FPGA和Renesas H8S微控制器的最新Pigeon Point管理解決方案xTCA SlotFest進行形式測試(form
        • 關鍵字: Actel  FPGA  管理組件  xTCA  

        基于FPGA二次群分接器的實現

        • 1.引言
          為了提高傳輸速率,擴大通信容量,減少信道數量,通常把多路信號復用成一路信號進行傳輸。在多種復用方式中,時分復用是一種常用的方式。時分復用是多路信號按照時間間隔共享一路信道進行傳輸。復接是
        • 關鍵字: 實現  FPGA  基于  FPGA  

        模塊化FPGA設計在某雷達接收機中的應用

        • 0 引言
          目前基于FPGA和DSP結構的軟件無線電技術被廣泛應用在數字接收機設計中,雷達接收機領域的數字化技術也在日趨發展,如何借助數字化的軟硬件優勢設計出易實現、靈活,并滿足不同性能指標和目的的數字接收
        • 關鍵字: FPGA  模塊化  雷達接收機  中的應用    

        使用NI LabVIEW FPGA 與智能 DAQ的自動高電壓電擊

        • Author(s):
          David Hakey - Medtronic, Inc.
          Patrick J. Ryan - Medtronic, Inc.
          Johnny Maynes - Medtronic, Inc. Industry:
          Electronics, Biotechnology Products:
          NI-VISA, LabVIEW, FPGA Module, PXI-7811R
        • 關鍵字: LabVIEW  FPGA  DAQ  自動    

        基于NCO IP core的Chirp函數實現設計

        • 首先分析Chirp函數在頻域上的一般特性,并且分析Altrea公司提供的數控振蕩器知識產權核(NCO IP core)的輸入/輸出特性,通過MegaCore環境確定其輸入控制字,通過外圍邏輯電路實時向NCO IP core調入控制頻率控制字以達到改變輸出頻率的目的,并通過在示波器上觀測FPGA的運行情況,驗證了該設計具有很好的輸出效果。
        • 關鍵字: Chirp  core  NCO  IP    

        基于FPGA的軟件無線電平臺設計 

        • 軟件無線電的出現,是無線電通信從模擬到數字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無...
        • 關鍵字: FPGA  軟件無線電平臺  

        基于FPGA的QPSK及OQPSK信號調制解調電路

        • 0引言調制識別技術在軍事、民用領域都有十分廣泛的應用價值,近年來一直受到人們的關注。隨著更多...
        • 關鍵字: FPGA  QPSK  OQPSK  調制  解調  

        以FPGA為橋梁的FIFO設計方案及其應用

        • 引言在利用DSP實現視頻實時跟蹤時,需要進行大量高速的圖像采集。而DSP本身自帶的FIFO并不足以支持...
        • 關鍵字: FPGA  FIFO  SDRAM  DSP  

        基于CPLD/FPGA的多功能分頻器的設計與實現

        • 引言 分頻器在CPLD/FPGA設計中使用頻率比較高,盡管目前大部分設計中采用芯片廠家集成的鎖相環資源 ,但是對于要求奇數倍分頻(如3、5等)、小數倍(如2.5、3.5等)分頻、占空比50%的應用場合卻往往不能滿足要求。
        • 關鍵字: CPLD  FPGA  多功能  分頻器    

        基于DSP和FPGA的調幅廣播信號監測系統

        • 基于DSP和FPGA的調幅廣播信號監測系統, 引言  隨著通信與廣播電視業務的發展,無線電頻譜迅速、大量的被占用,頻道擁擠和相互間干擾日趨嚴重,為了能有效地利用無線電頻譜,減少相互間的干擾,信號監測業務隨之成為必要。調幅廣播信號監測系統是用于實
        • 關鍵字: 信號  監測  系統  廣播  調幅  DSP  FPGA  基于  DSP  FPGA  

        Altera 推出業界首款串行 RapidIO 2.1 IP 解決方案

        •   Altera 公司 (NASDAQ: ALTR) 今天宣布推出業界首款支持 RapidIO® 2.1 規范的知識產權 (IP) 內核。Altera 的串行 RapidIO IP 內核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該 IP 內核專門針對擁有多個嵌入式收發器的 Stratix® IV FPGA 而優化,并得到了Quartus® II 軟件 v9.1 的支持。   RapidIO 2.1 規范在許多應用中均可實
        • 關鍵字: Altera  RapidIO  FPGA  Quartus  

        擴大嵌入式領域勢力范圍 FPGA廠商積極備戰

        •   隨著經濟情勢與市場環境的改變,歷經長足發展的可編程邏輯組件(PLD)正憑借著成熟的技術將觸角深入量產型的消費及嵌入式市場,并以更加經濟的開發成本持續搶占傳統ASIC/ASSP市場.   "ASIC/ASSP的商業模式愈來愈難以為繼,"愛特(Actel)公司應用工程師陳冠志指出.巨額的芯片制造成本是首先面臨的關卡."300mm晶圓廠的成本以驚人的速度增長,在45nm節點約需30億美元;而到了32nm節點,估計會達到100億美元."另一方面,全球市場的動蕩情況,也
        • 關鍵字: Altera  FPGA  40nm  

        首款串行 RapidIO 2.1 IP 解決方案(Altera)

        • Altera 公司 宣布推出業界首款支持 RapidIO® 2.1 規范的知識產權 (IP) 內核。Altera 的串行 RapidIO IP 內核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該
        • 關鍵字: RapidIO  Altera  2.1  IP    
        共7146條 374/477 |‹ « 372 373 374 375 376 377 378 379 380 381 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 益阳市| 綦江县| 甘肃省| 金寨县| 崇阳县| 晋城| 宜昌市| 建阳市| 德兴市| 娱乐| 肥城市| 德保县| 凭祥市| 乐昌市| 金堂县| 喜德县| 北流市| 西峡县| 兰西县| 库伦旗| 教育| 攀枝花市| 奉新县| 岑溪市| 扬州市| 花莲市| 黄石市| 凤城市| 渭源县| 绵阳市| 晋江市| 淮安市| 巴南区| 应城市| 陵川县| 仪征市| 翁源县| 夹江县| 习水县| 福贡县| 彩票|