首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga ip

        fpga ip 文章 最新資訊

        基于FPGA的高斯白噪聲發(fā)生器設(shè)計(jì)

        • 0 引 言
          現(xiàn)代通訊電子設(shè)備的抗干擾測試已經(jīng)成為必須的測試項(xiàng)目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領(lǐng)域里,噪聲始終是最基本、最常用的干擾源之一。如何產(chǎn)生穩(wěn)定和精確的噪聲信號已經(jīng)成為一
        • 關(guān)鍵字: FPGA  高斯白噪聲  發(fā)生器    

        MPEG-2復(fù)用器PSI信息分析部分的FPGA實(shí)現(xiàn)

        • 復(fù)用器是數(shù)字電視前端平臺的關(guān)鍵設(shè)備,它的主要功能是完成對輸入多路傳輸流(Transport Stream,TS)的復(fù)用工作,它的性能穩(wěn)定性直接影響前端平臺的運(yùn)行。而復(fù)用器對傳輸流中節(jié)目特殊信息(Program Spe-cial Info
        • 關(guān)鍵字: MPEG  FPGA  PSI  復(fù)用器    

        基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法

        • 基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法,1. 引言

          對于需要大的片上存儲器的各種不同的應(yīng)用,F(xiàn)PGA 需要提供可重構(gòu)且可串聯(lián)的存儲器陣列。通過不同的配置選擇,嵌入式存儲器陣列可以被合并從而達(dá)到位寬或字深的擴(kuò)展并且可以作為單端口,雙端口
        • 關(guān)鍵字: RAM  重構(gòu)  模塊  設(shè)計(jì)  方法  FPGA  平臺  0.13  微米  CMOS  工藝  

        基于FPGA的防盜定位追蹤系統(tǒng)

        • 1 系統(tǒng)方案  GSM(Global System for Mobile Communications)為全球移動通訊系統(tǒng),是一種起源于歐洲的移動通信技術(shù)標(biāo)準(zhǔn),其開發(fā)目的是讓全球各地可以共同使用一個(gè)移動電話網(wǎng)絡(luò)標(biāo)準(zhǔn),讓用戶使用一部手機(jī)就能行遍全球
        • 關(guān)鍵字: FPGA  防盜  定位追蹤  系統(tǒng)    

        基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì)

        • 在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時(shí)鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進(jìn)行各種處理的過程中也為系統(tǒng)提供了一個(gè)基準(zhǔn)
        • 關(guān)鍵字: FPGA  DPLL  位同步時(shí)鐘    

        FPGA中SPI復(fù)用配置的編程方法

        • FPGA中SPI復(fù)用配置的編程方法, SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時(shí)在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,
        • 關(guān)鍵字: 編程  方法  配置  復(fù)用  SPI  FPGA  

        FPGA的時(shí)鐘頻率同步設(shè)計(jì)

        • FPGA的時(shí)鐘頻率同步設(shè)計(jì),引 言
          網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將
        • 關(guān)鍵字: 設(shè)計(jì)  同步  頻率  時(shí)鐘  FPGA  

        FPGA單芯片四核二乘二取二的安全系統(tǒng)

        • FPGA單芯片四核二乘二取二的安全系統(tǒng),引 言
          二乘二取二系統(tǒng)的兩套計(jì)算機(jī)系統(tǒng)各有兩個(gè)CPU,并且所有結(jié)構(gòu)和配件完全相同。兩套系統(tǒng)之間采取雙機(jī)熱備份,大幅提高了系統(tǒng)可靠性,在一些領(lǐng)域得到了廣泛應(yīng)用?;诙硕《蒎e(cuò)結(jié)構(gòu)的計(jì)算機(jī)聯(lián)鎖系統(tǒng)在國
        • 關(guān)鍵字: 系統(tǒng)  安全  單芯片  FPGA  

        基于IP的電子白板系統(tǒng)的設(shè)計(jì)

        • 隨著我國教育科研網(wǎng)(CERNET)的不斷普及和推廣使用,許多高等學(xué)校將遠(yuǎn)程網(wǎng)絡(luò)教育作為輔助教學(xué)的一個(gè)重要手段。網(wǎng)絡(luò)教育的基礎(chǔ)是建立網(wǎng)絡(luò)教室系統(tǒng),其中,傳統(tǒng)的黑板被電子白板所替代,電子白板不僅可以滿足教師的需
        • 關(guān)鍵字: 設(shè)計(jì)  系統(tǒng)  電子白板  IP  基于  

        通過USB接口實(shí)現(xiàn)FPGA的SelectMap配置

        • 1.引言
          FPGA器件結(jié)合了 ASIC的高性能和微處理器的靈活,不僅擁有豐富的邏輯資源,而且可以進(jìn)行方便靈活的配置。主動配置方式盡管配置速度快、實(shí)現(xiàn)簡單,但并未發(fā)揮 FPGA配置靈活的特點(diǎn),適合于 FPGA用作單一應(yīng)用的場
        • 關(guān)鍵字: SelectMap  FPGA  USB  接口    

        一種基于FPGA的AGWN信號生成器的設(shè)計(jì)

        • 在通信系統(tǒng)中分析計(jì)算系統(tǒng)抗噪聲性能時(shí),經(jīng)常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AG...
        • 關(guān)鍵字: FPGA  AGWN  信號生成器  

        基于FPGA的數(shù)據(jù)采集控制模塊設(shè)計(jì)

        • 0 引 言
          數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學(xué)實(shí)驗(yàn)中各種物理量進(jìn)行實(shí)時(shí)采集、測試和反饋控制的閉環(huán)控制,它在工業(yè)控制、軍事電子設(shè)備、醫(yī)學(xué)監(jiān)護(hù)等許多領(lǐng)域發(fā)揮著重要作用。其中,數(shù)據(jù)采集部分尤為重要,而傳統(tǒng)
        • 關(guān)鍵字: FPGA  數(shù)據(jù)  采集控制  模塊設(shè)計(jì)    

        基于FPGA的級聯(lián)結(jié)構(gòu)FFT處理器的優(yōu)化設(shè)計(jì)

        • 0 引 言
          數(shù)字信號處理主要研究采用數(shù)字序列或符號序列表示信號,并用數(shù)字計(jì)算方法對這些序列進(jìn)行處理,以便把信號變換成符合某種需要的形式。在現(xiàn)代數(shù)字信號處理中,最常用的變換方法就是離散傅里葉變換(DFT),
        • 關(guān)鍵字: FPGA  FFT  級聯(lián)  處理器    

        基于改進(jìn)型二步索引算法OSD電路的FPGA實(shí)現(xiàn)

        • 基于改進(jìn)型二步索引算法OSD電路的FPGA實(shí)現(xiàn), 0 引 言 OSD(on screen display),即在屏顯示系統(tǒng),是實(shí)現(xiàn)人機(jī)界面交互的基礎(chǔ),在視頻處理SOC中作為重要功能模塊有著廣泛的應(yīng)用。 基于SOC技術(shù)的模塊化設(shè)計(jì)要求各功能模塊盡可能小地占用電路資源,以滿足芯片系統(tǒng)
        • 關(guān)鍵字: 電路  FPGA  實(shí)現(xiàn)  OSD  算法  改進(jìn)型  索引  基于  FPGA  
        共7146條 369/477 |‹ « 367 368 369 370 371 372 373 374 375 376 » ›|

        fpga ip介紹

        您好,目前還沒有人創(chuàng)建詞條fpga ip!
        歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 松原市| 蒙自县| 溧水县| 科技| 农安县| 揭东县| 沾化县| 桃江县| 澄迈县| 广南县| 花莲市| 凤庆县| 万年县| 绥德县| 北安市| 登封市| 清镇市| 馆陶县| 苏州市| 新邵县| 通山县| 剑阁县| 佛冈县| 福贡县| 雅江县| 北碚区| 南阳市| 当阳市| 汶上县| 嘉兴市| 高阳县| 塔城市| 新安县| 大港区| 开阳县| 静安区| 汉源县| 静乐县| 青岛市| 禄丰县| 盖州市|