首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga

        fpga 文章 最新資訊

        基于FPGA的JPEG2000數據壓縮實現

        • 摘要:高性能的數據壓縮可以有效的減少數據對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數據的高壓縮性能問題,本文提出了基于JPEG2000標準的數據壓縮系統的FPGA實現方案。相對于軟件算法實現和其他硬件方法,采用FPGA硬件實現可降低系統復雜度提高性能。最終設計的IP核具有資源占用少,性能良好和便于擴展等優點,能夠滿足通信傳輸和照相設備等應用需求。 關鍵詞:JPEG2000;數據壓縮;FPGA;DWT 近年來通信領域中信息的傳輸總量急速擴大。由于存儲空間有限、通信帶寬等因素的限制,數據通常需要
        • 關鍵字: FPGA  JPEG2000  

        基于FPGA的射頻卡實時消費記錄系統設計

        • 摘要:基于使用戶刷卡消費的數據可進行采集存儲的目的,采用了在FPGA平臺上設計一種射頻卡實時消費記錄系統的方法。該系統采用了FATFS文件系統,可將用戶數據及時保存到SD卡之中。通過對軟硬件模塊和上位機的設計,采用FPGA為開發平臺,對用戶刷卡消費的記錄寫入到SD卡中。利用SD卡的移動性,可方便地實現與計算機的數據交換,達到數據分析的目的。此法便于客戶對消費記錄的核對,具有實際商業價值。 關鍵詞:FPGA;NIOS II;FM1702SL;SD;文件系統 文中主要討論射頻卡實時消費記錄系統的硬件和軟件
        • 關鍵字: FPGA  SOPC  

        基于FPGA和STM32的CAN總線運動控制器設計

        • 摘要:運用低功耗COrtex—M3微控制器STM32F103VBT6和FPGA芯片設計一種基于CAN總線的運動控制器。介紹系統的體系結構、主要硬件設計和軟件結構。利用FPGA高速處理能力實現控制算法,與外界通信采用STM32和CAN總線技術,系統穩定可靠,另外,將設計好的FPGA程序或是C程序進行封裝,系統的可移植性強。 關鍵詞:STM32;FPGA;CAN總線;運動控制 如今,運動控制正朝著高速度、高精度、開放式的方向發展,從而對執行部件提出了更高的要求。過去的運動控制器主要是基于單片機
        • 關鍵字: STM32  FPGA  

        京微雅格“光暖郵芯”系列活動之帶你走近FPGA

        •   3月21日,由FPGA與可編程SoC的革新者京微雅格(北京)科技有限公司與北京郵電大學信息光子學與光通信研究院研究生會共同舉辦的2013年企業進校園活動之北京郵電大學站圓滿落幕。  本次京微雅格進校園活動預先一個星期在北郵人論壇,北郵官方微信平臺以及各種社交網絡上進行了廣泛的宣傳與推廣,在同學們之間反響強烈。活動選在北京郵電大學最繁忙的主干道上兩側進行,京微雅格派出了2位高級硬件和軟件設計師為同學演示了基于京微雅格FPGA芯片研發的智能機器人解決方案,該智能機器人方案通過單顆FPGA芯片進行控制,能夠
        • 關鍵字: 京微雅格  FPGA  SoC  北郵  

        京微雅格攜眾方案亮相2014年慕尼黑上海電子展獲熱捧

        •   3月18—20日,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展(electronica?Shanghai)?,現場向觀眾展示了眾多基于CME-M系列芯片的系統應用解決方案,包括智能機器人、地鐵信息導航系統、高速公路信息系統、食品安全監測系統以及面向醫療電子領域的超聲鍵盤控制方案和呼吸機顯示系統等方案,獲得現場觀眾的極大關注和廣泛好評。  圖示一:京微雅格展臺前,工程師給現場觀眾進行demo講解  京微雅格此次展示的智能機器人方案絕對是展臺上的明星。精細的運動控制、簡便
        • 關鍵字: 京微雅格  CME-M  FPGA  M7  

        基于FPGA的跳頻系統設計

        • 摘要:同步技術是跳頻系統的核心。本文針對FPGA的跳頻系統,設計了一種基于獨立信道法,同步字頭法和精準時鐘相結合的快速同步方法,同時設計了基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等。該設計使用VHDL硬件語言實現,采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺上進行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩定可靠。 關鍵詞:跳頻;快速同步;FPGA;獨立信道法;同步頭法 跳頻通信技術具有抗干擾、抗截獲和高頻譜利用率,應用廣泛。同步是跳頻系統的
        • 關鍵字: FPGA  EP3C16   

        Xradio:別出心裁的系統教學用純FPGA無線電

        •   我們幾乎完全用FPGA來構建XRadio平臺,省略了放大器或分立濾波器等傳統模擬組件的使用(如圖1所示)。首先,我們將用電線連接成的簡單耦合電路鏈接至FPGA的I/O引腳,創建出基本天線。該天線用于發射RF信號到FPGA,FPGA通過數字下變頻和頻率解調實現FM接收器的信號處理。
        • 關鍵字: Xradio  無線電  FPGA  

        基于FPGA的數字濾波器設計

        •   利用VHDL語言設計數字濾波器,主要在于如何實現乘法。乘法常用的實現方法有位串行乘法、分布式算法和并行乘法等。位串行乘法能節省大量硬件資源,但運算周期過長,對于數字濾波器這種高速率要求不宜采取。分布式算法是現在比較流行的一種乘法實現方式,所用硬件資源較少,運算速率也較快,但這只是針對小位寬乘法來說。對于數字濾波器的較大位寬的乘法,不宜采取。并行乘法,算法實現簡單直觀,對于現在資源豐富的FPGA,很好實現
        • 關鍵字: 濾波器  數字  FPGA  VHDL  

        用Zynq SoC實現高效比特幣礦機系統

        •   要設計出一個由可行的比特幣節點和高效靈活的礦機等組成的完整挖礦系統,我們需要某種功能強大的FPGA芯片,來同時滿足靈活性和性能要求。除FPGA外,我們還需要使用處理引擎來提高效率。在這個完整的片上系統(SoC)上,我們需要經優化的內核來運行包括網絡維護和交易處理在內的所有要求的比特幣任務。能滿足所有這些條件的硬件就是位于ZedBoard開發板上的Zynq-7020 SoC
        • 關鍵字: SoC  FPGA  SHA-256  

        用Zynq SoC設計低時延H.264系統

        •   小型快速的流式視頻系統結合采用微型H.264核和賽靈思Zynq SoCASSP架構不靈活,而基于FPGA微處理器組合的系統雖然尺寸大但較為靈活,一直以來設計人員為創建PCB占位面積小的基于IP的流式視頻系統,除了在這兩者之間反復權衡外別無他選。將軟核微處理器集成到FPGA,就無需單獨的處理器和DRAM,但最終系統的性能可能無法與以外部ARM處理器為核心且可能還包括USB、以太網及
        • 關鍵字: H.264  SOC  FPGA  ASSP  

        基于視覺的駕駛員輔助嵌入式系統(上)

        •   本文簡要描述了基于攝像頭的主動安全系統的應用、引入它的動機及好處。此外,本文還介紹了視覺處理的未來解決方案與技術進步,可確保在功率有限的情況下實現最大性能。適用于前照燈控制、車道保持、交通標志識別及防碰撞功能的多功能前置攝像頭解決方案,目前使用分辨率高達120萬像素、每秒30幀的CMOS成像儀。隨著新一代傳感器的推出,分辨率將進一步提高。要在惡劣的天氣和照明條件下可靠地檢測物體,需要復雜的算法。車道保持、自動緊急剎車或交通擁堵輔助等半自動駕駛員輔助功能需要帶有算法冗余的ASIL D安全級別,但所有這些
        • 關鍵字: 嵌入式  CMOS  FPGA  MAC  

        英特爾攜阿爾特拉 力抗臺積賽靈思

        • 其實intel和Altera的密切合作已經有好長一段時間了,這是一個FPGA廠商和代工廠商向另一個FPGA和代工的叫板。二者的競爭誰能笑到最后呢?
        • 關鍵字: Altera  FPGA  

        基于FPGA的電視測角儀檢測技術方案

        • 摘要:通過分析電視測角儀的性能測試需求,結合視頻圖像圖像處理技術,提出了以EP2C35為核心的視頻檢測系統設計方案,通過對CCD采集到的模擬環境的視頻圖像信號進行數字化處理,結合電視測角儀參數檢測原理,對測角儀基本性能指標進行檢測,整個系統以視頻圖像采集系統為基礎,以視頻圖像處理為核心,為電視測角儀的檢測研究提供了一種新的思路。 關鍵詞:電視測角儀;參數檢測;視頻圖像處理;EP2C35芯片 電視測角儀是某型裝備的地面制導設備,它集光、機、電于一體,屬于技術密集的光電儀器。在該裝備系統運行過程中它的作用
        • 關鍵字: FPGA  EP2C35  

        Altera SoC FPGA架構解析

        • SoC FPGA器件在一個器件中同時集成了處理器和FPGA體系結構。將兩種技術合并起來具有很多優點,包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這一同類最佳的器件發揮了處理器與FPGA系統融合的優勢,同時還保留了獨立處理器和FPGA方法的優點。 目前,市場上主要有三種SoC FPGA,它們的處理器都是完全專用的“硬核”處理器子系統,而不是FPGA架構中的軟核知識產權(IP)。所有這三種器件都采用了全功能ARM處理器,具有完整的存儲器
        • 關鍵字: Altera  FPGA  

        基于FPGA的Gzip解壓縮硬件設計

        •   Gzip壓縮后的文件主要由3個部分組成,分別是文件頭、壓縮數據部分、文件尾,如圖1所示。其中,文件頭包括:固定值,用于Gzip文件格式鑒別;壓縮方法,記錄壓縮時采用的壓縮方法;壓縮標志,記錄操作系統等信息;文件名,記錄壓縮時文件的名稱;CRC16,記錄文件頭CRC16校驗的值,等
        • 關鍵字: FPGA  Gzip  CRC32  PC  
        共6414條 165/428 |‹ « 163 164 165 166 167 168 169 170 171 172 » ›|

        fpga 介紹

        FPGA是英文Field-Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內部包括可 [ 查看詳細 ]

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 临沧市| 星子县| 罗平县| 揭东县| 邮箱| 南充市| 抚顺县| 麦盖提县| 皮山县| 托克逊县| 南平市| 大荔县| 海盐县| 梧州市| 佳木斯市| 莱西市| 仁怀市| 靖远县| 永嘉县| 丽水市| 衡南县| 上饶县| 汶川县| 永顺县| 西峡县| 鄂州市| 泉州市| 阿城市| SHOW| 拜城县| 固始县| 沛县| 潼关县| 乐安县| 巍山| 玉山县| 玉溪市| 杨浦区| 德州市| 宁晋县| 旌德县|