新聞中心

        EEPW首頁 > 嵌入式系統 > 業界動態 > 英特爾攜阿爾特拉 力抗臺積賽靈思

        英特爾攜阿爾特拉 力抗臺積賽靈思

        作者: 時間:2014-04-01 來源:工商時報 收藏
        編者按:其實intel和Altera的密切合作已經有好長一段時間了,這是一個FPGA廠商和代工廠商向另一個FPGA和代工的叫板。二者的競爭誰能笑到最后呢?

          可程式邏輯閘陣列()大廠阿爾特拉()及英特爾昨(27)日共同宣布,雙方將利用系統封裝(SiP)技術,合作開發整合14奈米3D架構電晶體架構(TriGate)Stratix10及其它元件的異質架構晶片。業界認為,英特爾及阿爾特拉的延伸合作,目的是要力抗臺積電及賽靈思(Xilinx)聯軍。

        本文引用地址:http://www.104case.com/article/235632.htm

          雙雄賽靈思及阿爾特拉的戰爭,已經延燒到臺積電及英特爾的戰爭。臺積電及賽靈思去年已採用臺積電28奈米製程及3DIC系統封裝(SiP)的CoWoS製程,完成業界首款異質三維積體電路(Heterogeneous3DIC)量產,而今年開始將延續到20奈米製程,以及明年進入16奈米鰭式場效電晶體製程(16FinFET)。

          阿爾特拉雖然仍與臺積電進行20奈米FPGA晶片合作,但高階FPGA晶片已決定委由英特爾以14奈米TriGate製程代工。而面對臺積電及賽靈思成功利用CoWoS技術,將產品線延伸到高整合型晶片市場,阿爾特拉及英特爾昨日也宣布延伸到SiP合作,將開發內建阿爾特拉14奈米FPGA晶片及其它元件的整合型晶片。

          阿爾特拉表示,與英特爾合作開發多晶片元件,在一個封裝中整合了單顆14奈米Stratix10FPGA和SoC,并可將DRAM、SRAM、特殊應用晶片(ASIC)、處理器或類比IC等,利用SiP技術整合在同一晶片當中。雙方在高性能異質架構多晶片互聯技術上的合作,能夠達到低成本特性,整合元件也能解決性能、記憶體頻寬和散熱等影響通訊、高性能運算、廣播和軍事領域高階應用所面臨的難題。

          此外,面對市場傳言阿爾特拉可能回頭與臺積電合作,阿爾特拉也表示,將會加強與英特爾間的合作關係。

          業界人士指出,SiP技術已經成為晶圓代工廠在先進製程的另一個競爭戰場,英特爾在SiP市場已是老手,臺積電除了加強在CoWoS技術及產能建置,也開始跨入晶圓級晶片尺寸封裝(WLCSP)領域,如何將SiP技術整合在先進製程解決方案之中,將是未來能否勝出的重要關鍵。



        關鍵詞: Altera FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 宁晋县| 张家口市| 宁津县| 昌黎县| 花莲市| 唐河县| 扎赉特旗| 沙坪坝区| 进贤县| 湘潭市| 西充县| 松桃| 繁峙县| 高淳县| 邵东县| 乌兰县| 福建省| 徐州市| 阿坝| 九龙县| 龙州县| 顺昌县| 专栏| 报价| 新宁县| 北票市| 水城县| 阿巴嘎旗| 白水县| 吉安市| 台湾省| 修水县| 中西区| 抚顺县| 双峰县| 高雄市| 双鸭山市| 万盛区| 彭州市| 新兴县| 仁寿县|