首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> dsp+fpga

        dsp+fpga 文章 最新資訊

        世界最小單卡16路DSP實時壓縮卡研制成功

        •   目前世界上最小的單卡16路DSP實時壓縮產品日前由我國企業自主研制成功,這標志著中國安防產業在技術研發上的又一次突破。   DSP實時壓縮卡是監控系統后端的圖像采集卡,如果說監控系統是人的視覺系統,那么DSP實時壓縮卡就是人的大腦,它是監控系統的核心部件,所有從監控系統前端接收到的視頻信息都被記錄在DSP實   時壓縮卡上。該技術的研發單位北京漢邦高科數字技術有限公司今年推出的新產品HB18系列DVR專用視頻壓縮卡中,就使用了這種目前世界上最小的單卡16路DSP實時壓縮產品,僅165
        • 關鍵字: DSP  電源技術  模擬技術  實時壓縮卡  

        基于DSP的DVB流發射/接收系統

        • 研究了數字視頻廣播流的發射/接收系統,基于DSP技術實現了0~8 Mbps的DVB流的發射和接收系統,誤碼率低于10-7,詳細介紹了發射/接收系統數據處理原理,探討了相關系統硬件設計和軟件實現問題。
        • 關鍵字: 接收  系統  發射  DVB  DSP  基于  

        基于DSP的PCI高速測控系統結構的研究

        • 引言 隨著數字信號處理芯片性價比的不斷提高,數字信號處理的應用領域飛速發展,同時Pentium高速CPU的出現,要求有極高的數據通量予以支持,而低速的ISA總線在解決這些問題方面逐漸無能為力,取而代之的是高速的PCI總線。PCI總線可將高速外圍設備直接掛在CPU總線上,33MHz/32位時數據傳輸速率可達132MB/s,66MHz/64位時更是性能加倍,打破了數據傳輸速率的瓶頸,使得CPU的性能得到充分發揮。如果采用美國TI公司生產的高速高性能數字信號處理器DSP取代原來的單片機作為板載CPU,可以充
        • 關鍵字: DSP  測量  測試  單片機  工業控制  嵌入式系統  工業控制  

        DSP推進下的生物特征識別市場化進程

        • 在自然世界中人是獨特,人所表現出來的生物特征可謂獨一無二。對于每一個個體的人,總是能夠找到一種或多種生物特征與其他任何人有所區別的,這就是生物識別技術最基本的前提,這是在人類文明和文化不斷發展進程中對自身認識的又一次超越。隨著電子時代的到來,生物特征識別技術獲得革命性的飛躍,而其市場的真正興起卻幾乎是與新世紀同步,特別是得益于數字信號處理器(DSP)的驅動。本文希望通過分析生物特征識別技術和市場入手,闡述德州儀器(TI)的DSP在以指紋識別和面相識別為代表的生物特征識別市場化進程的重要推進作用,并展望更廣
        • 關鍵字: 0705_A  DSP  單片機  嵌入式系統  雜志_專題  

        FPGA所需的電源供應:深入分析

        • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
        • 關鍵字: 美國國家半導體公司  FPGA  DC/DC  

        Xilinx向DSP又邁一步,Spartan-DSP出臺

        • 4月16日,Xilinx宣布首次推出低成本 Spartan-DSP 系列產品以及相應的開發板和增強設計軟件。該芯片提供了高達20GMACS(每秒十億次乘法累計)的DSP功能,而價格不到30美元。與同類高性能可配置DSP器件相比,該系列產品的動態功耗降低多達50%。新推出Spartan-DSP系列之后,Xilinx的XtremeDSP產品線就有了三個針對DSP優化的平臺,這樣,工程師能夠選擇滿意的器件性能組合來滿足其應用要求,并可方便地實現不同平臺間的設計移植。作為Spartan-DSP系列中的第一個平臺,
        • 關鍵字: 0705_A  DSP  Xilinx  單片機  嵌入式系統  雜志_業界風云  

        基于FPGA的IDE硬盤接口卡的實現

        • 引言 本文采用FPGA實現了IDE硬盤接口協議。系統提供兩套符合ATA-6規范的IDE接口,一個與普通IDE硬盤連接,另一個與計算機主板上的IDE接口相連。系統采用FPGA實現接口協議,完成接口數據的截獲、處理(在本文中主要是數據加密)和轉發,支持PIO和Ultra DMA兩種數據傳輸模式。下面重點介紹用FPGA實現接口協議的方法。 1 IDE接口協議簡介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅動器”,又稱為ATA接口。表1列
        • 關鍵字: FPGA  IDE硬盤  單片機  嵌入式系統  存儲器  

        視頻監控的數字革命

        •     視頻監控的歷史可以追溯到上個世紀的60年代。1965年,美國有媒體建議政府在公共場所安裝監控攝像頭,對犯罪進行預防和監控,到1969年第一個警用攝像頭出現在紐約市政大廳的周邊高樓上。到今天,監控攝像頭在全球任意一個大都市的公共場所都是隨處可見。   在這40年里,監控系統經歷了可錄像、CCD傳感器和數字多路技術三次革新,如今隨著數字技術的發展和網絡的普及,傳統的閉路電視(CCTV)和錄像系統的弊端日漸明顯,更加智能的IP數字視頻監控成為大勢所趨。   
        • 關鍵字: ASIC  DSP  工業控制  視頻監控  工業控制  

        基于ARM和FPGA的多功能車輛總線嵌入式系統設計

        • 基于ARM和FPGA的多功能車輛總線嵌入式系統設計,本文介紹了一種基于ARM和FPGA,從軟件到硬件完全自主開發多功能車輛總線(Multifunction Vehicle Bus)MVB嵌入式系統的設計和實現。
        • 關鍵字: 嵌入式  系統  設計  總線  多功能車  ARM  FPGA  基于  

        賽靈思推出新型完整FPGA解決方案

        •   賽靈思公司宣布推出支持DDR2 SDRAM接口的低成本Spartan™-3A FPGA開發套件、支持多種高性能存儲器接口(I/Fs)的Virtex™-5 FPGA 開發平臺(ML-561) ,以及存儲器接口生成器(MIG)軟件1.7版本。這些完整的解決方案使FPGA用戶能夠快速實施并驗證在不同數據速率和總線寬度下的專用存儲器接口設計,從而加快產品的上市時間。   這些包括器件特性描述、數據輸入電路以及存儲器控制器的解決方案,均已在使用了美光科技公司(Micron Techn
        • 關鍵字: FPGA  單片機  嵌入式系統  賽靈思  

        基于DSP和CPLD的移相全橋軟開關電源數字控制器

        賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實現量產

        •   賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實現量產。自2006年5月15日推出65nm Virtex-5 FPGA平臺以來,賽靈思目前已向市場發售了三款平臺(LX、LXT和SXT)的13種器件,它們為客戶提供了無需任何折衷的業界最高的性能、最低的功耗, 并擁有業界唯一內建的PCI Express®™ 端點和千兆以太網模塊,以及業界最高的DSP性能。   賽靈思公司高級產品部執行副總裁Iain Morris 表示
        • 關鍵字: 65nm  FPGA  VIRTEX-5  單片機  嵌入式系統  賽靈思  

        CEVA推出新一代CEVA-TeakLite-III DSP架構

        •   CEVA公司宣布推出以廣泛應用的DSP內核TeakLite系列為基礎的第三代DSP架構 --  CEVA-TeakLite-III™。這個功能豐富的32位本地架構與先前的CEVA-TeakLite™內核版本后向兼容,可為3G手機、高清 (HD) 音頻、互聯網語音 (VoIP) 和便攜式音頻設備等要求嚴苛的應用提供更高的性能和更低的功耗。   與CEVA-TeakLite架構兼容的DSP首次能夠提供32位的本地處理能力,當中包括32 x 32 MAC單元,可為先進的音
        • 關鍵字: CEVA  CEVA-TeakLite-III  DSP  單片機  嵌入式系統  

        基于DSP的分組件自動測試系統的硬件設計

        • 本文主要介紹了一種數字化仿真測試板的設計及其實現,在設計中使用了以太網總線,利用DSP和FPGA組合的方式,有效地滿足了本測試系統速度快,可靠性高的要求。實驗證明了該方案的實用性和有效性。
        • 關鍵字: 硬件  設計  測試系統  自動  DSP  組件  基于  

        32位DSP設計中的流水線數據相關問題及解決辦法

        • 引言 在航空微電子中心的某預研項目中,需要開發設計某32位浮點通用數字信號處理器(DSP)。本系統控制通路部分的設計采用超級哈佛及五級流水線結構。本文分析了該流水線的設計過程,并對遇到的數據相關問題提出了一種新的解決方法。 1 流水線結構 流水線處理器一般把一條指令的執行分成幾個步驟,或稱為級(stages)。每一級在一個時鐘周期內完成,也就是說在每個時鐘周期,處理器啟動并執行一條指令。如果處理器的流水線有m級,則同時可重疊執行的指令總條數為m。由于每條指令處在不同的執行階段,因此,如果分級分得
        • 關鍵字: DSP  單片機  嵌入式系統  數據  
        共9907條 607/661 |‹ « 605 606 607 608 609 610 611 612 613 614 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 武陟县| 庐江县| 财经| 利辛县| 高清| 邓州市| 新竹市| 富民县| 建阳市| 会昌县| 汶川县| 普定县| 龙州县| 咸宁市| 南召县| 嘉祥县| 三亚市| 华容县| 太仆寺旗| 乾安县| 禄劝| 丰都县| 广水市| 木兰县| 黔东| 昭苏县| 新密市| 玉田县| 宜宾县| 北票市| 玉溪市| 黄骅市| 南城县| 白玉县| 容城县| 香港| 岑巩县| 育儿| 酉阳| 女性| 娱乐|